ARM架构过去称作进阶精简指令集机器(AdvancedRISCMachine,更早称作:AcornRISCMachine),是一个32位精简指令集(RISC)处理器架构,其广泛地使用在许多嵌入式系统设计。
由于节能的特点,ARM处理器非常适用于移动通讯领域,符合其次要设计目标为低耗电的特性。
2021/7/25 9:23:53 4.54MB 内核手册
1
《开放指令集与开源芯片发展报告》(已创建书签)中国开放指令生态(RISC-V)联盟2019年1月发布,主要内容包括:1前言;
2开放指令集与开源芯片的衰亡;
3RISC-V开放指令集生态现状;
4MIPS开放生态现状;
5开源芯片发展现状;
6业界动态;
7各国战略计划与项目部署;
8挑战、机遇与未来发展方向;
9总结。
2017/11/12 15:31:51 1.59MB RISC-V
1
risc-vcore的Verilog源码,
2019/8/18 18:12:20 2.69MB riscv risc-v
1
RISC_V多周期CPU设计,里面包含基于最新提出的RISC_V指令集设计的多周期CPU,使用Verilog语言,代码正文详细,提供官方给出的测试样例,RV32I基本整数指令四十多条指令都有实现,波形仿真通过。
2018/9/6 6:24:35 60KB RISC_V 多周期CPU Verilog
1
蓝讯蓝牙SDK开发所需要的工具链及IDE.包含RV32-Toolchain-Setup_v0.9.0_及codeblocks-17.12.其中ToolChain:包含RISC-V编译器,Bin文件转换工具等CodeBlock(IDE):代码编辑器,编译链接时会调用到ToolChain中提供的工具.最终生成烧写用的dcf文件.留意:先安装CodeBlock, 再安装RV32-Toolchain(安装ToolChain时,会向CodeBlock注册配置相关编译环境)
1
KendryteK210为开源RISC-V内核,同时加强部分AI指令的新一代嵌入式CPU,此文为2018年12月更新的芯片开发编译环境说明,使用Cmake与官方的SDK
2021/6/19 13:53:50 718KB K210 Kendryte AI RISC-V
1
DSP体系架构处理器的基础概念(单片机、RISC、超流水线、超标量、超标量超流水线、VLIW)和流水线基础结构(三种指令格式、流水线、流水线中的相关)
2015/11/21 4:56:46 3.11MB DSP
1
Verilog数字零碎设计教程,夏宇闻版,RISC-CPU代码
2017/4/13 4:03:11 3KB CPU code RISC HDL
1
支持RISC-V指令集,32位5级流水线,支持Flush与转发操纵的CPU
2021/10/17 1:48:38 15KB verilog RISC-V Flush Forwarding
1
文字版《ARM处理器开发详解:基于ARMCortex-A8处理器的开发设计》随着消费群体对产品要求的日益提高,嵌入式技术在机械器具制造业、电子产品制造业、信息通信业、信息服务业等领域得到了大显身手的机会,并被越来越广泛地应用。
ARM作为一种32位的高功能、低成本的嵌入式RISC微处理器,已得到最广泛的应用。
目前,Cortex-A系列处理器已经占据了嵌入式处理器大部分的中高端产品市场,尤其是在移动设备市场上,几乎占据了绝对垄断的地位
2021/3/4 22:32:42 19.78MB ARM
1
共 45 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡