使用verilog编写的IS61LV25616AL的SRAM读写法度圭表标准,法度圭表标准在XSC3S400开拓板上测试过,能够实现读写责任,另外附带IS61LV25616AL的数据手册
2023/5/11 18:05:04 57KB FPGA verilog
1
STM32CubeIDEAudio播放音频,DAC+TIM+DMA随言:建议下载该例程看看源码,然则由于民间使用的是内部TF卡存储音频,有一个读取内部数据拷贝到SRAM的延时下场,故民间使用了双缓存区方式。
而我只想约莫播放音频,故我找了一段15秒的16KHz_8bit_wav格式音频,直接转成C语言数组存在芯片内部flash。
由于是放在内部flash,故不用耽忧数据拷贝的速率下场,所以我使用单缓冲区就能够了。
致使能够不需要把内部flash数据拷贝到缓存区,直接让DMA指向flash数据的地址。
音频的采样位数为8bit16bit24bit32bit,采样位数越高当然音质越好,然则相对于的存储也急剧削减。
留意:STM32F4的DAC最大分说率为12bit,故咱们只能使用8bit的音频。
另有便是普通高采样位数音频转低采样位数音频的未必要安妥到场发抖(噪声)。
2023/4/9 11:32:34 6.31MB DAC
1
STM32H743内部齐全SRAM使用例程
2023/4/8 5:33:09 136.39MB stm32 sram
1
SRAM读写测试实验程序:该程序实现了对SRAM的每一个地址进行遍历读写操作,然后比对读写前后的数据能否正确,最后通过一个LED灯的亮灭进行指示。
文件中包括Verilog和VHDL的两种语言的QuartusII程序,请您参考。
2023/3/19 15:19:25 200KB Verilog CPLD FPGA VHDL
1
FPGA(XC3S1600E)+MCU(CY7C68013)XC9572开发板protel硬件原理图+PCB,采用4层板设计,板子大小为132x82mm,双面规划布线,FPGA选用xilinx的XC3S1600E-4FG320I,CPLD芯片选用xilinx的XC9572-7PC44C(44),MCU芯片选用CY7C68013-PVC,FRAM芯片选用CY7C1049BNV33,电源芯片为LM350-ADJ。
Protel99se设计的DDB后缀项目工程文件,包括完整无措的原理图及PCB,可用Protel或AltiumDesigner(AD)软件打开或修改,已经制板并在实际项目中使用。
1
flash、SRAM、EEPROM在AVR中的使用
2016/4/10 7:24:49 61KB flash、SRAM、EEPROM
1
flash、SRAM、EEPROM在AVR中的使用
2016/4/10 7:24:49 61KB flash、SRAM、EEPROM
1
MT031x运行频率可以达到72MHZ,工作电压2.2V~5.5V,工作温度-40℃~85℃,因此MT031x可以应用于各种工业控制和需要高功能CPU的领域。
MT031x内嵌16K/32K字节的flash存储器,4K字节的ROM存储器,以及4K字节的SRAM存储器。
2018/7/26 12:35:51 1.36MB MCU
1
板载STlink的STM32F103ZET6+SRAM应用核心板AD设计硬件原理图PCB+封装库文件,采用4层板设计,板子大小为85x60mm,双面规划布线,主要器件为STM32F103ZET6,IS61WV51216BLL-55MLI,STM32F103C8T6,REF2930等。
AltiumDesigner设计的工程文件,包括完整的原理图PCB文件,可以用Altium(AD)软件打开或修改,可作为你产品设计的参考。
1
很好的东西啊,SRAm的FPGA法式!!!
2018/4/13 22:49:24 541KB SRMA
1
共 37 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡