CPLD的DS,复杂可编程逻辑器件
2024/6/11 15:28:31 838KB 复杂可编程逻辑器件
1
EPM570CPLDPCI接口开发板AD设计硬件原理图+PCB+封装库文件,采用2层板设计,板子大小为82x65mm,双面布局布线,主要器件为MAX2CPLDEPM570,ULN2003,LED-SEG8JM-S03641等。
AltiumDesigner设计的工程文件,包括完整的原理图、PCB文件,可以用Altium(AD)软件打开或修改,已经制板并在实际项目中使用,可作为你产品设计的参考。
1
CPLD实现单片机与ISA总线接口的并行通信,电路结构简单、体积小,1片CPLD芯片足够,并且控制方便,实时性强,通信效率高。
本设计方法已成功地应用于作者开发的各种数据采集系统中,用作单片机与PC104之间的并行数据通信,效果非常理想。
2024/6/6 0:54:01 145KB CPLD 单片机 ISA总线 并行通信
1
为解决弱信号条件下卫星导航接收机的定位问题,采用惯性导航辅助卫星导航的方案,设计构建了一个捷联惯性导航平台。
在这个平台中,选用了美国模拟器件公司生产的采用SPI和I2C数字输出的三轴加速度计ADXL345。
该器件在CPLD的控制下输出数据,与陀螺输出数据一起在单片机中完成组帧,通过RS232串口发往导航计算机,完成捷联计算并向卫星导航提供惯性辅助信息。
ADXL345作为惯性测量单元的核心部件,其工作稳定,使用方便,采用10Hz数据输出率和全比特模式约3.9mg/LSB的分辨率,能够满足系统设计需求。
实验表
1
基于CPLD的生日贺卡(实现点阵,液晶,键盘,数码管,蜂鸣器),走过路过不要错过
2024/6/2 20:04:45 1.18MB CPLD,FPGA
1
EPM240cpld最小系统核心板ALTIUM原理图+PCB+verilog测试工程源码,采用2层板设计,板子大小为60x36mm,双面布局布线,主要器件为EPM240T100C5,USB转串口芯片CH340G,LDO-AMS1117-3.3MICIROUSB接口供电。
包括完整的原理图PCB和VERIOLG源码文件,可以用Altium(AD)软件打开或修改,已经制板并在实际项目中使用,可作为你产品设计的参考。
1
EPM240CPLDUART串口通信verilogQuartusii工程源码,逻辑芯片为EPM240T100C5,quartusii10.1逻辑源码工程文件,verilog上电蜂鸣器响一声,3个LED灯闪烁,然后串口数据收发,串口波特率11520,1起始位8数据位1停止位,数据通信协议:发送55F101(DATA)FF32路GPIO中的一路输出高,接收数据返回:AAAABBCCDD完整的quartusii10.1工程文件,可以做为你的设计参考。
1
有关EDA方面的毕业论文设计基于CPLD电子存包系统的设计
2024/4/25 5:25:52 46KB CPLD EDA
1
基于dspC5416开发板上的cpld源代码,很多开发板上都不带的
2024/4/23 8:31:31 174KB dspc5416 cpld
1
xilinxise9.xfpgacpld设计指南(高清晰)经典!!!太大了,分成三个文件供大家下载。
希望大家喜欢
2024/4/1 13:13:57 23.91MB xilinx ise 9.x fpga
1
共 71 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡