看到大家都在用特权同学的sdram控制器代码来学习sdram原理但是基本没有拿来就能用的版本,能用modelsim仿真的版本就更加的少见了,于是用了两三天的时间好好调试了一下特权老师的代码能用modelsim仿真了,但是没有在真正的硬件上跑起来,期间在网上发现了一个非常不错的verilog调试工具--debussy非常棒的工具。
有了debussy这个利器我才有心情深入下去一点点的调试下去终于弄清楚了sdram的原理。
真心希望大家可以尝试一下debussy这个工具。
2024/8/3 6:53:10 175.31MB sdram verilog debussy fpga
1
第1章概述 31.1SOC与SOPC技术简介 31.1.1SOC单片系统 31.1.2SOPC及其技术 31.2嵌入式系统简介 31.2.1嵌入式系统的概念与组成 31.2.2嵌入式系统的特点与应用 31.2.3嵌入式系统的发展趋势 3第2章FPGA设计基础 42.1QuartusII综述 42.1.1软件特点 42.1.2用户界面 42.2QuartusII设计流程 72.3流水灯的FPGA设计 82.4使用嵌入式逻辑分析仪进行实时测试 162.5FPGA内部存储器设计 202.6嵌入式锁相环altPLL宏功能模块调用 24第3章优化设置与时序分析 273.1Setting设置 273.2时序设置与分析 273.3分析结果查看 27第4章第三方EDA工具 284.1概述 284.2仿真工具ModelSim的使用 284.3ModelSim和QuartusⅡ联合使用 40第5章基于FPGA的DSP开发技术 415.1Matlab/DSPbuilder及其设计流程 415.2DSPBuilder的安装与注册 425.3基于MATLAB/Simulink模块的FIR滤波器设计与仿真 425.3基于IP核的FIR滤波器设计与仿真 54第6章SOPC设计基础 586.1NiosII处理器结构 586.2Avalon总线规范 696.3NiosII硬件开发 1056.4NiosII软件开发 1236.5HAL系统库 142第7章NiosII外设及其编程 1437.1PIO 1447.2UART 1497.3定时器 1557.4片内存储器 1597.5SDRAM控制器 1597.6Flash 1637.7DMA控制器 1637.8SPI 1687.9简单NIOSII系统建立 173第8章NiosII深入设计 1748.1定制NiosII用户指令 1748.2自定义Avalon从组件 1838.3NiosII多处理器系统 1838.4中缀处理 183
2023/1/25 0:07:13 4.62MB FPGA上建立SOPC
1
altera官方的SDRAM控制器源代码,具有很高的适用参考价值,同时可以学习规范的IP核设计。
2018/3/12 21:46:21 2.22MB SDRAM verilog VHDL Altera
1
altera官方的SDRAM控制器源代码,具有很高的适用参考价值,同时可以学习规范的IP核设计。
2016/5/25 19:21:23 2.22MB SDRAM verilog VHDL Altera
1
镁光sdram芯片Verilog仿真模型,合适写sdram控制器的朋友用
2017/6/5 4:53:38 7KB fpga-verilog-fpg
1
虽然ip核已经很成熟了,但是对于新手来说写一个SDRAM控制器能学到很多,小白可以借鉴一下,配套着了解一下,但是他的程序对于一个项目真要要实现来说,只是入门,不适合推荐使用。
切记切记
2017/5/25 16:37:30 4.22MB sdram入门 开源骚客 小白学sdram
1
基于verilog言语实现的SDRAM控制器设计(含源代码)
2021/1/16 8:17:10 4.14MB SDRAM控制器 verilog FPGA
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡