现场可编程门阵列(FPGA)器件广泛用于数字信号处理领域,而使用VHDL或VerilogHDL语言进行设计的难度较大。
2025/1/6 12:33:05 874KB FIR 滤波器; SimuliFIR 滤波器;
1
此版本无64位。
1.matlab选择安装32位版本2.安装dspbuilder3.将bin下文件拷贝到dspbuilder\bin目录下4.合并dspbuilder.lic到quartus授权文件中5.建立LM_LICENSE_FILE环境变量,指向合并后的授权文件。
6.通过startinMatlab启动dspbuilder(在matlab)
2024/12/22 0:02:20 1.12MB DSPbuilder 13.1
1
介绍了一种控制领域里FPGA设计的新方法。
通过将Matlab中的Simulink组件AlteraDSPBuilder应用于PID控制系统的开发,在算法级上将现在新的SoC开发软件引入到了控制系统的顶层设计中来。
这种应用以FPGA硬件本身的优点解决了传统分立元件电路缺点,同时加速了控制算法设计的顶层实现,从而大大提高将各种新型PID算法广泛应用于实际工业控制系统的可行性。
2024/8/30 18:17:42 781KB PID DSP
1
适合初学者的DspBuilder教程,介绍基本点哦DspBuilder用法
2024/1/24 19:30:41 1.87MB DspBuilder
1
Matlab_DSPBuilder实现DDS的设计
2023/11/11 10:25:05 137KB DDS
1
介绍了基于Altera提供的DSPBuilder开发工具从Simulink模型自动生成VHDL代码的一种新的FPGA设计流程,并基于此流程实现了一个7阶FIR数字低通滤波器。
2023/10/12 8:54:53 145KB DSP Builder VHDL FPGA
1
原版是17.1DSPbuilder的破解器,但是老版本也可以使用。
2023/9/27 7:47:29 32KB DSPbuilder
1
根据官网手册,用matlab中dspbuilder做的am调制器例子,仿真成功。
编译后可下载到quartus2中,供学习参考。
2023/8/9 4:54:07 4.51MB dspbuilder 振幅调制器 matlab quartus
1
Quartus+II9.0全套破解文件,内含3个文件,能破解quartus,nios,dspbuilder
2023/8/5 14:17:47 317KB Quartus+II 9.0 破解 quartus
1
横向LMS算法是实现自适应数字波束形成的基本方法之一。
提出了一种用Matab/Simulink中DSPBuilder模块库设计算法模型,然后应用FPGA设计软件Modelsim、QuartusII分析自适应滤波器时钟速度和消耗逻辑单元数的设计方法。
实验表明:该方法易于实现、简单可靠。
2023/8/3 21:21:23 955KB FPGA 波束形成 横向LMS算法
1
共 12 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡