试验内容(ISA2新增3条指令)•用硬件描摹语言(Verilog)方案MIPSCPU,反对于如下指令集•ISA1={ADD/ADDU/SUB/SUBU/SLL/SRL/SRA/SLLV/SRLV/SRAV/AND/OR/XOR/NOR/SLT/SLTU/ADDI/ADDIU/ANDI/ORI/XORI/LUI/SLTI/SLTIU/LB/LBU/LH/LHU/LW/SB/SH/SW/BEQ/BNE/BGEZ/BGTZ/BLEZ/BLTZ/J/JAL/JR/JALR}42条•ISA2={add,sub,addu,subu,addi,ori,lui,and,andi,or,nor,slt,sltu,sll,srl,sllv,srlv,lw,sw,beq,bne,j,jal,jr}24条•用仿真软件Modelsim对于有数据冒险以及抑制冒险的汇编法度圭表标准举行仿文件搜罗源代码以及试验报告。
2023/4/22 6:04:57 269KB 单周期CPU MIPS Verilog 42条指令
1
Crack-Modelsim-Altera10.1d可用
2023/4/19 0:02:47 508KB crack
1
这是使用ModelSim仿真SDRAM时序操作的残缺代码,其中另有PLL模块以及FIFO模块的仿真源码。
2023/4/15 20:13:01 4.18MB SDRAM Modelsim 仿真 FPGA
1
本书是付与ModelSim10.1C举行写作的,读者需要以不低于该版本的软件打收盘中文件。
2023/4/14 0:03:14 2.9MB Modelsim Verilog HDL代码 学习教程
1
用于modelsim/questasim中gcc编译UVM1.1d库,反对于64位体系,编译天生后暴发.dll文件就可。
2023/4/7 21:55:07 35.1MB gcc modelsim mingw64 UVM
1
Quartus以及Modelsim中仿真ROM所需文件以及例子
2023/3/27 7:14:14 5.44MB verilog
1
modelsim全套中文手册.rarmodelsim全套中文手册.rar
2023/3/15 19:50:12 1.09MB modelsim全套中文手册.rar
1
用matlab对cordic算法进行仿真验证,然后用verilog在FPGA上完成,并在modelsim上进行仿真验证,仿真结果均正确
2023/3/13 10:10:25 2.11MB cordic matlab verilog
1
本设计是采用EDA技术设计的一种8B/10B编解码电路,实现了在高速的串行数据传输中的直流平衡。
利用verilogHDL逻辑设计语言,经过modelsim、quartusII的仿真和下载验证,实现其编码和解码的功能。
该编解码电路设计大体上可以由五个模块构成,分别是默认编码模块、差异度计算模块、编码校正模块、并串转换模块、显示模块。
采用VerilogHDL描述、modelsim10.2a进行功能仿真、QuartusII13.1进行FPGA逻辑综合和适配下载,最初在Alter公司的CycloneIVE的芯片EP4CE6F17C8上实现并完成测试。
资源包中附有quartusII的项目文件和代码,直接打开即可使用。
2023/3/13 4:33:55 3.88MB FPGA Verilog HDL 8b10b
1
在modelsim中仿真图像输入输出,用bmp位图作为图像源输入,最初再转成bmp位图输出。
2023/3/5 11:42:43 3.66MB 图像 verilo models
1
共 91 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡