基于Verilog的ad7606的8通道并行同步采样,20K采样率(可调),modelsim仿真通过,包含仿真结果图
2024/5/26 17:54:14 8.24MB ad7606 Verilog 仿真
1
STM32F10x与AD7606并行程序,里面含有全部的程序,值得下载。
2024/3/25 22:24:41 5.31MB STM32F10x AD7606 并行
1
dsp28335AD7606程序,利用spi传输模式进行编程,可以参考使用,需要的可以下载。
2024/2/24 8:18:51 2KB dsp28335
1
FPGA四层板设计,已经手工焊接验证和编程验证:包含千兆以太网(RTL8211);
SD卡存储;
AD7606并行8路采集;
RTC等;
串口通讯。
欢迎交流讨论
1
由于这几天比较闲,把手里空闲的ad7606ad模块Verilog用FPGA调通了,实现ad76068通道同步采集,并16bit行输出,代码简单,亲测可行,只是结果未转化,需要自己转化。
2023/12/19 12:51:45 11KB fpga
1
STM32F407FSMC控制AD7606、SRAM和NORFLASH的初始化代码,时序配置经过验证
2023/10/5 13:40:04 2KB FSMC AD7606 SRAM NORFLASH
1
stm32407ad7606程序开fa实例,应用开发,实现电压采集串口输出
2023/9/24 20:36:53 9.95MB ad7606
1
AD7606基于DSP28335的SPI方式下的数据采集,资源已验证可以使用。
2023/8/1 5:25:02 4KB AD7606 DSP28335
1
模数转换模块AD7606的电路图原理图,pcb图,使用外部基准
2023/7/13 10:53:16 2.68MB AD7606电路图
1
DSP28335+AD7606SVPWM,搜罗TMS320F28335与AD7606的接口,收缩文件中搜罗PROTEL的原理图,PCB图,以及器件封装库
2023/4/16 9:40:46 19.49MB TMS320F28335 AD7606 SVPWM
1
共 17 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡