测试过的匹配滤波器Verilog代码。
用modelsim仿真
2023/8/21 5:01:44 50KB Verilog
1
可以支持64位modelsim,questasim的gcc编译器!
2023/8/20 16:11:05 35.09MB modelsim gcc
1
横向LMS算法是实现自适应数字波束形成的基本方法之一。
提出了一种用Matab/Simulink中DSPBuilder模块库设计算法模型,然后应用FPGA设计软件Modelsim、QuartusII分析自适应滤波器时钟速度和消耗逻辑单元数的设计方法。
实验表明:该方法易于实现、简单可靠。
2023/8/3 21:21:23 955KB FPGA 波束形成 横向LMS算法
1
Modelsim代码覆盖率功能Codecoverage,能报告出statement(语句)、branch(分支)、condition(条件)、expression(表达)、toggle(信号翻转)、fsm(有限状态机)等多种覆盖率情况。
详细见博客:http://blog.csdn.net/jackinzhou/article/details/7897189
2023/7/31 8:46:47 1.84MB modelsim 代码覆盖率
1
本文首先利用MATLAB产生两个频率不一样的正弦信号,并将这两个正弦信号相加,得到一个混叠的波形;
然后利用MATLAB设计一个FIR低通滤波器,并由Verilog实现,联合ISE和Modelsim仿真,实现滤除频率较高的信号,并将滤波后的数据送到MATLAB中分析。
绝对原创。
2023/6/28 18:05:57 1.08MB FIR MATLAB
1
ModelSim-Altera6.1g破解文件及方法我试过可以使用,放到这个上面只是想自己下次找得到
2023/6/14 23:46:03 1KB ModelSim 6.1g破解文件 方法
1
五级流水线MIPS指令集cpu设计,verilog语言,通过modelsim与ISE并下载FPGA验证(计算机组成原理)
2023/6/6 20:06:16 9.01MB MIPS CPU 流水线
1
1.文本程序输入(VerilogHDL)2.功能仿真(ModelSim,查看逻辑功能是否正确,要写一个TestBench)3.综合(SynplifyPro,程序综合成网表)4.布局布线(QuartusII,根据我选定的FPGA器件型号,将网表布到器件中,并估算出相应的时延)5.时序仿真(ModelSim,根据时延做进一步仿真)
2023/6/2 22:36:01 275KB FPGA 串口
1
modelsim-win64-2019.2-se是最新一款Mentor公司推出的专业的HDL语言仿真软件,提供强大的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。
Modelsim全面支持VHDL和Verilog语言的IEEE标准,支持C/C++功能调用,并采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。
2023/5/17 8:29:06 141B modelsim
1
MODELSIM的6.6版本破解资料,供参考.
2023/5/3 17:41:23 858KB 破解MODELSIM6.6
1
共 91 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡