一、 实验目的与要求:用verilog语言编写出一个除法器的代码,并在modelsim中进行功能仿真,认真的完成实验报告。
二、 实验设备(环境)及要求:在modelsim环境下编写代码与测试程序,并仿真;
在synplifypro下编译,设置硬件并综合。
三、 实验内容及步骤:1、 选择除法器的算法,本实验开始采用的是减法实现除法器的例子(比如十进制中的a/b,可先比较a与b的大小,如果a>b,则商加1,a<=a-b,再进行比较大小,直到a<b,商不变,余数为a);2、 选择好算法,进行verilog语言编程,再写好testbench并进行编译与功能仿真;
3、 在中进行初步综合;
4、 完成实验报告;
2023/9/17 9:56:34 290KB verilog 除法器 两种 代码
1
计算机组成课程作业源码。
MIPS单周期/多周期流水线设计,多周期流水线实现了数据冒险,控制冒险。
代码结构清晰,欢迎交流讨论。
1
用Verilog实现的全局阈值的求解,能够得到很好的二值化阈值,可通过modlesim_Altera仿真
2023/9/14 10:56:15 6.57MB 全局阈值
1
用于FPGA的Verilog语言LED点阵内涵引脚图
2023/9/13 14:38:26 3.75MB Verilog-1
1
安装risc-V的rocket的环境,零基础,记录最开始到能够出成功转换为verilog版本的代码的详细步骤。
2023/9/13 3:21:56 574KB 指令集 开源 处理器
1
自动售货机的verilog语言,含注释,阅读轻松
2023/9/11 20:20:14 607KB 自动售货机verilog
1
使用Verilog对ADF4355进行初始化配置
2023/9/11 14:11:22 2KB ADF4355 verilog
1
课程设计。
基于quartus的verilog的HDB3编解码源代码(已验证)。
2023/9/11 11:22:22 32KB verilog HDB3
1
两种跑马灯源代码,第一种比较符合思维方法;
第二种比较精简。
都是初学者写的,所以比较适合初学者看。
2023/9/11 9:03:36 24KB 跑马灯 eda 源码
1
这是基于verilog做的ARINC429通信设计的软件部分,可以实现实时收发,最多可以传送32位数据。
2023/9/8 17:09:57 8.25MB Verilog VHDL ARINC429 FPGA
1
共 878 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡