一个基于verilog的fpga程序,AD采集
2024/12/11 22:54:54 42KB AD转换 veriolg
1
本项目主要利用Verilog语言设计一一个基于MIPS架构的CPU。
分别设计指令存储器、寄存器堆、ALU、取指令部件、数据存储器、立即数处理单元、主单元控制器、ALU控制单元。
将这些单元连城数据通路,再结合控制单元合成CPU下板验证。
并基于该cpu完成了串口收发数据的驱动,并下板测试,功能正确。
该代码是基于EP4CE10F17C8开发板的,可直接下板,其他开发板只需稍做改变即可用
2024/12/10 11:11:03 13.13MB FPG 多周
1
包括两个部分第一部分是基于verilog的多周期cpu代码,第二部分是cpu运行时的流程与各个部件均以图的形式表示出来,也就是是我实验报告中的截图,清晰形象。
2024/10/14 20:32:15 746KB verilog 多周期CPU
1
在quartus2中使用Verilog语言编写的简单自动售货机程序优点:语句简单易读,功能完全缺点:输出有干扰乱码。
2024/9/25 11:51:43 909KB quartus2 verilog
1
基于Verilog语言,用FPGA设计实现一种QPSK调制系统,生成一个5级m序列作为输入信号进行测试,为输入信号进行测试,并在Chipscope中观察各信号波形,分析该系统的正确性。
2024/9/24 16:42:06 343KB QPSK FPGA Verilog 数字电路
1
基于verilog的PRESENT加密算法,包含源码、testbench、QuartusII的波形文件等等,加密结果检验正确,可以通过modelsim看所有中间变量结果。
2024/9/14 1:44:10 7KB HDL 密码算法 加密
1
基于verilog的串口通信协议,包括工程文件及仿真文件,已经测试通过。
仿真平台为quartus,具体使用见我博文
2024/7/28 13:52:05 1.46MB verilog uart FPGA
1
用Verilog语言编写的对m序列进行汉明码编译码的程序。
具体实现为产生m序列后对其进行(7,4)汉明码编码并加错,然后将其纠错译码并输出,详细过程见仿真。
1
基于verilog的ps_2键盘驱动,已经验证综合即可实现
2024/7/12 20:31:35 7KB ps_2驱动
1
这是一个基于verilog的小数分频,在FPGA开发设计中,分频模块必不可少的会用到。
2024/7/2 9:48:22 292KB verilog 小数分频
1
共 59 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡