本设计是基于VHDL语言实现的。
可以实现以下6项功能:1.每层电梯入口处设有上下请求开关,电梯内设有供用户使用的到达层数开关;
2.可显示电梯当前所处位置和上/下行及开/关门状态;
3.电梯到达有停靠站请求的楼层后,电梯门自动打开,开门指示灯亮;
开门6秒后,电梯门自动关闭、开门指示灯灭,然后电梯继续运行;
4.能记忆电梯内外所有的请求信号,并按照电梯运行的规则次第响应,即电梯上升时只能响应高层的呼唤的请求,下降时只响应低层的呼唤请求;
5.当没有请求信号时,电梯停在一楼;
6.有超载提示,当电梯内部超过规定的人数或重量后,电梯自动报警,提示电梯已经超载。
内含FPGA代码和PCB原理图。
2024/6/29 16:34:36 4.53MB FPGA 毕业设计 原理图 代码
1
PID算法控制电机速度,FPGA双口RAM通信
2024/6/29 13:20:26 12.79MB PID算法 双口RAM通信
1
V2器件的UserGuide目前官网上很难找到的资源
2024/6/29 8:32:32 9.67MB VirtexII Xilinx User Guide
1
基于FPGA的任意波形发生器,能生成方波、正弦波、三角波等一系列波形,频率能达到5M以上。
2024/6/29 6:58:15 748KB FPGA
1
本资源是用Verilog语言书写的32位ARM的ALU设计,FPGA实现。
2024/6/28 3:12:44 248KB 32位ARM ALU FPGA Verilog
1
基于sparant6系列FPGA的小项目设计(4)——代码文件
2024/6/25 16:03:08 6KB fpga fpga/cpld
1
近年来,异构计算得到了业界的普遍关注。
作为高性能计算的一种主流解决方案,CPU+GPU的异构计算模式已经得到了产业界和学术界的广泛关注。
从2011年Altera公司发布支持利用OpenCL来开发FPGA的SDK工具以后,采用CPU+FPGA构成异构计算系统成为另一种具有竞争力的解决方案。
本书主要介绍了FPGA异构计算系统的基本架构和开发方法,并以多个不同的案例为读者展示了如何利用几种常用的优化方法来进一步提升系统性能。
本书既可以作为高性能异构计算领域研发者的参考书籍,也可以作为有兴趣掌握这一新技术的电子工程师、软件工程师或在校学生的入门教程。
2024/6/22 21:17:34 20.28MB FPGA OPENCL
1
LatticeLFE2-6E-5T144C_RTL8201CL双网口控制板AD设计硬件原理图+PCB+封装+FPGA源码,采用4层板设计,板子大小为178x45mm,双面布局布线,主要器件为LatticeFPGALFE2-6E-5T144C.RTL8201CL,GD62H1016MC,AOZ1010AI等。
包括完整的原理图及PCB文件,可以用Altium(AD)软件打开或修改,已经制板并在实际项目中使用,可作为你产品设计的参考。
1
这是一个用verilog硬件描述语言写的FPGA上的别踩白块儿游戏,工程建立在altera的quartusii上,提供了一种比较好的编程思路,可以根据该程序的思想写出更多的游戏作品。
2024/6/21 15:27:11 10.77MB FPGA 别踩白块儿 游戏
1
fpga入门示例,verilog代码,在开发板演示,非常方便上手
2024/6/21 9:53:13 2MB ArcGIS
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡