基于quartusII实现的全加器内含实现全加器的VHDL代码、逻辑图(BDF)以及激励波形文件(VWF)。
2024/12/19 16:35:21 316KB quartus II VHDL
1
本文档的作用内容详细介绍的是EDA使用教程之EDA设计技术实验指导书资料免费下载   实验包括了:组合逻辑电路设计,时序逻辑电路设计,异步计数器的设计,全加器的设计,七段数码管显示电路的设计,信号发生器设计,四人抢答器设计,有限状态机的设计,交通灯控制器设计,数字钟设计,出租车计费器设计,频率计的设计还有管脚PIN的资料
2024/11/2 7:39:50 2.37MB EDA/PCB
1
简易的八位8位二进制全加器的设计,里面包含有实验的全部步骤
2024/9/29 18:38:22 135KB Verilog 二进制 全加器
1
基于Multisim14绘制的,实现一位全加器结构的仿真图。
2024/6/9 10:56:13 115KB full-adder
1
都是本人做的实验,内含以下文件:555.ms10Circuit1.ms10Circuit2.ms10CLOCK.ms10实验2.ms10实验3-一阶有源低通滤电路.ms10实验3-减法运算电路.ms10实验3-反相加法运算电路.ms10实验3-反相比例运算电路.ms10实验3-反相积分运算电路.ms10实验3-微分运算电路.ms10实验3-滞回比较器.ms10实验3-过零电压比较器.ms10实验6-乘法电路.ms10实验6-函数发生电路.ms10实验6-平方电路.ms10实验6-开方电路.ms10实验6-除法电路.ms10实验7-多谐振荡器.ms10实验7-大范围可调占空比方波发生器电路.ms10实验8-quanjiaqi.ms10实验8-优先编码器.ms10实验8-全加器电路.ms10实验8-用74ls153组成的全加器仿真电路.ms10实验8-译码器驱动指示灯电路.ms10差动放大器111.ms10
2024/6/1 20:54:48 5.16MB multisim 实验 原理图 例子
1
(1).通过实验初步了解EDA的基本概念;
(2)熟悉利用QuartusⅡ的原理图输入方法设计组合电路;
(3)初步了解层次设计法,握层次化设计的方法,并通过一个1位全加器的设计把握利用EDA软件原理图输入方式的电子线路设计的详细流程。
2024/3/13 8:06:29 546KB 实验报告 一位全加器
1
北京大学数字逻辑设计实验课程讲义(2018年)目录:实验一:门电路延迟特性测量与仪器的使用实验二:全加器及组合逻辑电路的设计方法实验三:二位数值比较器实验四:译码器及其应用实验五:数据选择器及其应用实验六:读写存贮器实验七:触发器与移位寄存器实验八:计数器实验九:并行加减集成逻辑电路管脚图关于自主设计
1
一位全加器版图ledit0.35微米工艺cmos集成电路课程设计
1
EDA实验,用QuartersⅡ软件写的。
(供EDA初学者参考,我这儿还有EDA编写的电子琴,全加器等,有需要的可以再联系)
2023/10/14 10:39:56 1.06MB EDA实验 QuartersⅡ 计数器
1
可以实现两个四位数相加的电路
2023/10/3 8:32:45 133KB fpga verilog quartus
1
共 25 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡