1 底子概述 31.1 名词评释 31.1.1 Flash内存 31.2 XILINX产物系列 31.3 总体流程 41.4 罕用召唤 62 UBUNTU16搭建LINUX交织编译情景 82.1 IA32-LIBS库的装置 82.2 虚构机配置配备枚举两块网卡 82.3 NFS效率 91.1 下载交织编译器 91.2 交织编译情景罕用货物集 101.3 文件体系制作 133 PETALINUX装置(WINDOWS下装置VIVADO) 143.1 FSBL的制作 164 编译LINUX内核 165 BUILDDEVICETREECOMPILER 175.1
2023/4/7 6:28:42 5.22MB ubuntu linux 交叉编译环境 xilinux
1
xilinx公司ISE方案软件的典型入门教程,看完即上手。
2023/3/25 18:18:41 2.86MB ISE XILINX FPGA 入门教程
1
用XILINX的ISE2014.4开拓的32位ALU。
已经由仿真调试。
2023/3/25 16:52:25 495KB ISE XILINX ALU
1
参考现有的Xilinx_FPGA之Chipscope使用步骤改编基于ISE14.7编译器,并个人做了相关正文
2023/3/20 4:07:27 1.24MB FPGA  ISE14.7 chipscope
1
一本基于EDK的FPGA嵌入式零碎开发的书,开发平台是xilinx的FPGA,挺详细的
2023/3/19 9:06:23 28.73MB XILINX FPGA
1
本教程包含详细的WODR实验文档,PPT教程以及工程文件,非常适合FPGA嵌入式入门培训,对于非专业人员的学习有很大协助。
文件较大,共6个压缩卷。
2023/3/17 4:45:02 5MB Xilinx FPGA 嵌入式
1
非常好的实例,建议对zedboard感兴味者一定试验下。
一个完整的vivado(blockdesign)、SDK(C、download)、HLS(IP)设计实例,使用了Xilinx的IP、第三方IP、用户HLS设计的IP等,进行软硬件协同设计,软、硬件运行时间效果对比(这一点可以体现硬件甚至FPGA的速度优势)等。
内含个人的简要程序分析。
2023/3/16 21:47:24 18.88MB vivado zedboard 入门实例
1
AD99594路信号的产生,相频幅,均可自主控制,在xilinx系列S6下亲测通过编译
2023/3/9 3:47:17 1.29MB FPGA控制
1
FPGA(XC3S1600E)+MCU(CY7C68013)XC9572开发板protel硬件原理图+PCB,采用4层板设计,板子大小为132x82mm,双面规划布线,FPGA选用xilinx的XC3S1600E-4FG320I,CPLD芯片选用xilinx的XC9572-7PC44C(44),MCU芯片选用CY7C68013-PVC,FRAM芯片选用CY7C1049BNV33,电源芯片为LM350-ADJ。
Protel99se设计的DDB后缀项目工程文件,包括完整无措的原理图及PCB,可用Protel或AltiumDesigner(AD)软件打开或修改,已经制板并在实际项目中使用。
1
本项目是使用Xilinx的ISE开发工具建立的工程,代码规范、可移植性强,保证下载者可以实现真实效果(如有技术疑问请加群:450843130进行一致答复)。
文件分类清晰包括ISE工程、RTL代码、Sim仿真代码。
该工程通过一个led的例子实现了icap在线升级的功能,使用到了官方提供的原语。
2023/2/13 2:19:52 475KB FPGA ISE icap
1
共 131 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡