EDA实验报告第一次_时序逻辑电路的VHDL计划_组合逻辑电路的VHDL计划.docEDA实验报告第一次_时序逻辑电路的VHDL计划_组合逻辑电路的VHDL计划.doc
2016/7/3 14:47:40 236KB EDA VHDL verlog FPGA CPLD
1
国内工科院校数字逻辑电路实验大作业,微波炉控制零碎的实现,预设火力、实间,有相应报警、提示
2016/6/21 21:55:07 8.23MB FPGA
1
AltiumDesigner原理图库--74全系列逻辑电路原理图库,比较片面。
2018/7/18 11:56:15 1.97MB 74系列
1
SystemVerilog的听课学习笔记,包括讲义截取、知识点记录、注意事项等细节的标注。
目录如下:第一章SV环境构建常识 1 1.1数据类型 1 四、二值逻辑 4 定宽数组 9 foreach 13 动态数组 16 队列 19 关联数组 21 枚举类型 23 字符串 25 1.2过程块和方法 27 initial和always 30 function逻辑电路 33 task时序电路 35 动态静态变量 39 1.3设计例化和连接 45第二章验证的方法 393 动态仿真 395 静态检查 397 虚拟模型 403 硬件加速 405 效能验证 408 功能验证 410第三章SV组件实现 99 3.1接口 100 什么是interface 101 接口的优势 108 3.2采样和数据驱动 112 竞争问题 113 接口中的时序块clocking 123 利于clocking的驱动 133 3.3测试的开始和结束 136 仿真开始 139 program隐式结束 143 program显式结束 145 软件域program 147 3.4调试方法 150第四章验证的计划 166 4.1计划概述 166 4.2计划的内容 173 4.3计划的实现 185 4.4计划的进程评估 194第五章验证的管理 277 6.1验证的周期检查 277 6.2管理三要素 291 6.3验证的收敛 303 6.4问题追踪 314 6.5团队建设 321 6.6验证的专业化 330第六章验证平台的结构 48 2.1测试平台 49 2.2硬件设计描述 55 MCDF接口描述 58 MCDF接口时序 62 MCDF寄存器描述 65 2.3激励发生器 67 channelinitiator 72 registerinitiator 73 2.4监测器 74 2.5比较器 81 2.6验证结构 95第七章激励发生封装:类 209 5.1概述 209 5.2类的成员 233 5.3类的继承 245 三种类型权限protected/local/public 247 thissuper 253 成员覆盖 257 5.4句柄的使用 263 5.5包的使用 269第八章激励发生的随机化 340 7.1随机约束和分布 340 权重分布 353 条件约束 355 7.2约束块控制 358 7.3随机函数 366 7.4数组约束 373 7.5随机控制 388第九章线程与通信 432 9.1线程的使用 432 9.2线程的控制 441 三个fork...join 443 等待衍生线程 451 停止线程disable 451 9.3线程的通信 458第十章进程评估:覆盖率 495 10.1覆盖率类型 495 10.2功能覆盖策略 510 10.3覆盖组 516 10.4数据采样 524 10.5覆盖选项 544 10.6数据分析 550第十一章SV语言核心进阶 552 11.1类型转换 552 11.2虚方法 564 11.3对象拷贝 575 11.4回调函数 584 11.5参数化的类 590第十二章UVM简介 392 8.2UVM简介 414 8.3UVM组件 420 8.4UVM环境 425
2022/10/19 15:18:43 47.25MB systemverilog
1
VHDL硬件描述言语与数字逻辑电路设计_12302748.pdf,超星
2016/3/9 1:52:02 92.76MB VHDL
1
本书重点引见了电子电路在家庭、医疗、工业和农业等方面的一些实际应用案例,精选了在国内外杂志上发表的及编者在实践中总结的实用电路,书中还引见了电子电路的基础知识,详细引见了各种元器件的选型及电路分析。
全书共分7章:第1章引见了有关电子电路设计的基础知识,包括基本概念和基本设计思路;
第2章引见了一些常用的电子元器件,包括电阻、电容、电感等;
第3章引见了一些常见的单元电路,包括运放电路、数字逻辑电路、滤波电路、显示电路和电源电路等;
第4章引见了家用报警电路,主要分析了报警电路的元件选型及工作原理;
第5章引见了医用电子电路,包括电子血糖仪、体温计以及血压计等;
第6章引见了工业用电子电路,主要以不同工业参数的检测为主,包括温湿度、压力、液位、速度、住移等;
第7章引见了农业用电子电路,包括粮食中的水分检测、恒温装置等。
每种应用均附有实际应用电路图或应用设计原理图。
2015/11/19 3:53:43 52.52MB 电子设计
1
中国计量学院数字逻辑电路期末试题
2020/3/14 9:42:39 204KB 计量
1
本书系统地论述了FPGA的设计方法,并给出了大量综合电子系统设计项目实例。
全书共11章。
第1章引见FPGA电子系统的设计方法;
第2章引见QuartusⅡ使用方法;
第3~7章引见FPGA硬件描述语言VHDL的特点、VHDL语言中常用的数据、运算符、顺序描述语句和并行描述语句、时钟信号描述、有限状态机等基本概念和应用;
第8章引见门电路、组合逻辑电路、触发器、时序逻辑电路(与阎石主编的《数字电子技术基础》(第4版)一致),并对其中的各种功能芯片以及基于VHDL与FPGA的实现方法进行了讲解;
第9章引见FPGA外围电路——集成运算放大器及其各种应用;
第10章和第11章给出了基于FPGA的综合电子系统设计实例。
2016/4/22 13:30:23 90.97MB FPGA VHDL
1
本压缩包包括一份存储器与CPU连接的作业,作业方式为ppt,word。
另外添加了20套与存储器有关的试卷附有答案,作业内容如下:  某系统CPU地址总线20条,数据总线8条,存储器系统由8KB的ROM(用2K*8位的2716芯片)和1KB的RAM(用1K*4位的2142芯片)组成,译码器采用74LS138。
要求:画出CPU和存储器的连接图(采用全译码方式);
确定地址范围(ROM处于低地址,RAM处于高地址);
利用下列规范的逻辑电路符号表示(见附录)用Powerpoint做出演示电子版,两页,一页连接图,另一页为地址范围。
2016/7/2 21:48:03 4.04MB 存储器 CPU 74LS138
1
完全版数字逻辑电路与零碎设计课后答案(蒋立平版),不在是单号答案,仅供参考学习
2022/9/7 2:17:02 6.33MB 数电课后答案 数电答案 数电
1
共 74 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡