本文首先利用MATLAB产生两个频率不一样的正弦信号,并将这两个正弦信号相加,得到一个混叠的波形;
然后利用MATLAB设计一个FIR低通滤波器,并由Verilog实现,联合ISE和Modelsim仿真,实现滤除频率较高的信号,并将滤波后的数据送到MATLAB中分析。
绝对原创。
2023/6/28 18:05:57 1.08MB FIR MATLAB
1
Verilog-AMSLanguageReferenceManual.pdf
2023/6/15 21:02:35 2.34MB Verilog——AMS、
1
利用移位寄存器产生均匀随机数,再利用Box-Muller产生高斯随机数。
2023/6/14 4:06:16 18KB VERILOG 高斯随机数
1
基于FPGA设计的verilog语言pwm,占空比可调的PWM,
2023/6/12 13:44:09 4KB PWM FPGA
1
verilog设计的数字跑表:1.具有暂停/启动功能;
2.具有重新开始功能;
3.用6个数码管分别显示百分秒、秒和分钟。
2023/6/11 22:01:11 413KB 数字跑表
1
本程序由本人亲自编译,并用signaltap测试通过,时序严谨,全部参数化,方便移植,对于初学者和工程师都具有较强的参考价值。
2023/6/10 21:50:03 18.83MB FPGA verilog DAC8532 双通道DAC
1
verilog笔记-第二、三章.docx
2023/6/10 7:19:01 1.01MB 验证
1
该代码是基于FPGA的数字示波器的代码,编程语言是verilog,开发环境是QuartusII
2023/6/10 7:12:35 22.55MB FPGA 数字示波器 Verilog
1
verilog实现的串口收发程序,有详细注释和testbench
2023/6/10 2:14:36 6KB 串口收发 verilog
1
使用Verilog写RISCCPU资料和代码,内容广,是CPU设计的备之作
2023/6/9 22:24:18 861KB RISC CPU Verilog
1
共 875 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡