本资源只提供“基于FPGA的GMSK调制模块的设计与完成”Verilog设计源代码
2017/4/20 4:36:42 8KB GMSK调制 verilog FPGA
1
本工程可以实现基于FPGA的IIR滤波器,内部并有详细阐明。
2020/8/7 10:26:24 1.06MB FPGA IIR
1
这是基于FPGA的简易数字密码锁,结合至芯科技的开发板,用verilog来编写程序,达到基本的密码锁功能程度。
2022/9/8 12:08:28 15.39MB FPGA verilog 密码锁
1
基于FPGA的位同步信号提取,总结过的,各人共享
2022/9/8 9:36:14 195KB FPGA
1
本资源利用FPGA实现了QPSK全数字调制解调器设计,其中包括调制模块和载波恢复和位同步模块,并编写了testbench文件,可经过modelsim仿真查看波形
2022/9/7 20:56:13 11.96MB FPGA QPSK 调制解调 Modelsim
1
本书从硬件描述语言(VHDL和VerilogHDL)、Simulink环境下的模型构建以及Xilinx高级综合工具下的C/C++程序设计3个角度,对采用XilinxFPGA平台构建数字信号处理系统的方法进行详细的引见与说明。
全书内容涵盖了数字信号处理的主要理论知识,其中包含通用数字信号处理、数字通信信号处理和数字图像处理等方面。
全书共5篇21章,内容包括:信号处理理论基础,数字信号处理实现方法,数值的表示和运算,基于FPGA的数字信号处理的基本流程;
CORDIC算法、离散傅里叶变换、快速傅里叶变换、离散余弦变换、FIR滤波器、IIR滤波器、重定时信号流图、多速率信号处理、串行和并行-串行FIR滤波器、多通道FIR滤波器以及其他常用数字滤波器的原理与实现;
数控振荡器、通信信号处理和信号同步的原理与实现;
递归结构信号流图的重定时,自适应信号处理的原理与实现;
数字图像处理和动态视频拼接的原理与实现。
2022/9/7 14:35:42 113.49MB 数字信号处理
1
《基于FPGA的任意信号发生器》毕业论文完好稿,详细描述了用FPGA实现DDS信号发生器的方法,适合做毕设的同学参考
2022/9/6 23:15:10 196KB 信号发生器 DDS FPGA
1
基于FPGA的可配置脉冲发生器的完成包括设计文档和VerilogHDL源代码
2022/9/6 20:13:10 289KB 可配置脉冲发生器 FPGA
1
Xilinx哈夫曼编码,对一段由数字0-9组成的数据序列进行哈夫曼编码,使得平均码长最短,输入各元素编码和编码后的数据序列。
2022/9/6 16:30:20 44.8MB FPGA Huffman 编码 设计报告
1
跳频通信具有抗干扰、抗截获以及多址组网等优点,在民用通信系统中的应用越来越广泛。
基于FPGA和Si4463,设计并实现了跳频语音通信系统。
首先对跳频通信系统抗干扰功能进行了建模仿真和分析,得到抗全频带干扰和抗跟踪式干扰功能。
提出一种简化的基于TOD(Timeofday)的跳频同步方案,使用本地计数器代替精确时间产生模块(例如GPS模块),降低系统实施复杂性,节约硬件资源和成本。
最后设计并实现了基于FPGA和通用射频收发芯片Si4463的跳频语音通信系统,为复杂环境下民用语音通信提供了可行的方案。
2022/9/6 10:56:37 4.12MB 跳频; 抗干扰; 同步; TOD;
1
共 357 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡