数字滤波器的MATLAB与FPGA实现(第二版)——AlteraVerilog版配套光盘,第一版的配套光盘请在站内自行搜索。
2024/3/25 20:46:09 43.62MB Matlab FPGA 数字滤波器
1
eon3(sparc处理器)全套资料,包括源代码,文档,综合脚本,验证代码,可以做到FPGA中测试,也可以开发出ASIC处理器,开发,源代码,资料
2024/3/25 9:04:34 12.54MB leon3 sparc处理器 全套资料 源代码
1
这是CY68013和FPGA互联,或者和其他的芯片互联时,被配置成slave模式的固件实例,对需要的朋友可能会有帮助。
2024/3/22 20:40:51 78KB CY68013
1
基于FPGA的VGA显示的乒乓球游戏机Verilog设计,里面包含多篇课程设计论文,对乒乓球游戏机Verilog设计进行了详细的说明,还附有部分源码。
有需要的朋友可以参考下
2024/3/21 9:50:50 3.36MB FPGA VGA 乒乓球游戏机 Verilog
1
本系统由三角波信号发生器和三角波信号参数测试仪两部分构成。
信号发生器以FPGA为控制核心,基于直接数字频率合成原理,能够产生频率、幅度、占空比连续可调的三角波信号,频率范围1Hz~1MHz,幅度范围40mV~4V,占空比1%~99%。
三角波信号参数测试仪以等精度法实现了精度为10-6的三角波频率测量;
以数字峰值检波的方法实现了幅度测量,精度优于1%;
以多点求均值的方法降低了求取斜率的误差,精度优于1%。
2024/3/21 9:53:25 584KB 三角波 信号 参数测试仪
1
用Matlab的.m文件实现CORDIC算法用于产生正弦波,代码浅显易懂,该代码对于指导CORDIC算法在FPGA等可编程器件下的实现具有参考意义。
2024/3/21 1:36:50 783B CORDIC代码实现 CORDIC算法
1
包含imx6处理器设置eim接口的设备树,以及用户应用程序对eim接口的访问(外设是FPGA)
2024/3/19 19:33:35 2KB imx6 eim fpga
1
DSP(TMS320F28335)+FPGA(EP1C3)开发板protel硬件原理图+PCB文件,,采用4层板设计,板子大小为238x80mm,双面布局布线,DSP选用TI的TMS320F28335作为核心控制部件,FPGA选用ALTERA公司的CYCLOEN系列中的EP1C3T144C8芯片,USB转串口芯片选用PL-2303HXD,OLED显示屏选用M00538。
Protel99se设计的DDB后缀项目工程文件,包括完整无措的原理图及PCB印制板图,可用Protel或AltiumDesigner(AD)软件打开或修改,已经制板并在实际项目中使用,可作为你产品设计的参考。
1
基于FPGA的UART异步传输协议,已通过仿真并下板调试,能支持数字、字母、中文、特殊符号等的传输,同时单次以及多次的连续字符串传输,可直接在串口助手中看到返回的数据,或者通过signal_tap对信号进行抓取,验证数据的正确性。
2024/3/17 7:56:48 2KB FPGA UART
1
本教程分为3个文件(day1、day2、day3),系统介绍了AD9的电路原理图、PCB和FPGA嵌入系统的设计和调试环境的设置。
2024/3/16 19:10:42 16.57MB AD9入门 中文
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡