本书采用流行的数学法,从计算机组成和设计向下至更精细的层次,详细展示了如何用Verilog和VHDL构建MIPS微处理器。
本书为学生提供了一个很好的机会,使他们可以在现代FPGA上进行大型的数字设计,既能增长学生的专业知识,又能启发学生运用所学知识去解决实际问题。
书中通过大量示例来协助读者加深对关键概念和技术的理解和记忆。
2016/6/25 22:07:18 30.98MB 计算机体系 数字设计 组成原理
1
提出了一种基于FPGA的星载图像实时处理系统,系统包括星载图像接收、SDRAM缓存、数据下传和CPU接口控制,并对整个系统做了可靠性设计。
该系统硬件平台包括相机LVDS接收芯片、SDRAM缓存电路、FPGA、CPU和卫星LVDS发送芯片。
该系统在目标跟踪和图像紧缩等实际卫星项目中得到了验证,具有实时处理、占用资源小、可靠性高等特点。
1
基于cycloneiii的频率计可测占空比数码管表现带超量程报警包含整个工程文件
2021/3/14 15:39:50 7.46MB FPGA频率计
1
2048点FFT在FPGA下完成的Verilog程序
2018/7/20 5:42:55 unknown FFT FPGA
1
本文基于创龙科技TLK7-EVM开发板,主要引见HLS案例的使用说明.XilinxVivadoHLS(High-LevelSynthesis,高层次综合)工具支持将C、C++等语言转化成硬件描述语言,同时支持基于OpenCL等框架对Xilinx可编程逻辑器件进行开发,可加速算法开发的进程,缩短产品上市时间。
1
AD库文件(元件库+封装库+3D模型),包含大量常用元器件、芯片封装,包括常用电容电阻的插件和贴片封装,二极管、三极管封装,以及TI、Altera、NXP、Atmel等各大厂商的芯片封装,包括电源芯片、FPGA、STM32芯片等封装,数量太多不逐个介绍,同时还有常用元器件的3D模型,资源十分丰富。
一共三百多兆,文件太大,保存在百度网盘中,下载文件即可看到链接,如果下载下来链接失效,可私信与我联系!
1
Vivado设计流程:引见了如何基于Vivado工具,利用VerilogHDL创建Vivado工程以及综合、仿真、实现和FPGA下板。
2021/2/12 17:51:52 1.92MB Verilo
1
FPGA视频特效处理画中画缩放镜像具有完好的的代码和技术文档教你如何使用FPGA进行视频处理
2015/7/25 7:39:02 13.73MB FPGA
1
FPGA完成DS18B20温度传感器温度读取在数码管显示温度。
2016/6/8 8:48:20 1.17MB FPGA
1
此文档系笔者参加2015年全国电子设计竞赛的F题—数字频率计所撰写的作品报告,实物作品先后获得了北京市一等奖和全国二等奖,里面的方案可以参考,但是仍旧需求在此基础上进行调试,同时配合相应的ARM和FPGA软件代码,从而实现良好的频率计功能。
2021/10/27 13:48:47 124KB 2015全国电设 F题 国二
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡