USBFT245BM_testfpga控制逻辑VerilogHDL源码文件,已在项目测试运用,共6个VERILOGmodule模块文件,可以用于你的设计参考。
moduleFT245BM_test(inputwirerst_in,//板上复位信号inputwireclk_in,//40M晶振outputwirertl8208b_rst,//rtl8208B复位信号//DVI接口inputwirepclk,inputwirevs,inputwireblank,inputwire[7:0]rdata,inputwire[7:0]gdata,inputwire[7:0]bdata,//USB接口inputwireRXF_n,outputwireRD_n,inouttri[7:0]usb_dd,inputwireTXE_n,outputwireWR,outputreg[63:0]data_num,//SDRAM接口/*outputwiresa_clk,outputwire[4:0]sa_cnt,outputwire[3:0]sa_dqm,outputwire[11:0]sa_addr,outputwire[1:0]sa_bank,inoutwire[31:0]sa_data,
1
Vivado设计流程:引见了如何基于Vivado工具,利用VerilogHDL创建Vivado工程以及综合、仿真、实现和FPGA下板。
2021/2/12 17:51:52 1.92MB Verilo
1
很实用的Verilog实例!目录:王金明:《VerilogHDL程序设计教程》程序例子,带说明。
【例3.1】4位全加器【例3.2】4位计数器【例3.3】4位全加器的仿真程序【例3.4】4位计数器的仿真程序【例3.5】“与-或-非”门电路【例5.1】用case语句描述的4选1数据选择器【例5.2】同步置数、同步清零的计数器【例5.4】用initial过程语句对测试变量A、B、C赋值【例5.5】用begin-end串行块产生信号波形【例5.6】用fork-join并行块产生信号波形【例5.7】持续赋值方式定义的2选1多路选择器【例5.8】阻塞赋值方式定义的2选1多路选择器【例5.9】非阻塞赋值【例5.10】阻塞赋值【例5.11】模为60的BCD码加法计数器【例5.12】BCD码—七段数码管显示译码器【例5.13】用casez描述的数据选择器【例5.15】用for语句描述的七人投票表决器【例5.16】用for语句实现2个8位数相乘【例5.17】用repeat实现8位二进制数的乘法【例5.18】同一循环的不同实现方式【例5.19】使用了`include语句的16位加法器【例5.20】条件编译举例【例6.1】加法计数器中的进程【例6.2】任务举例【例6.3】测试程序【例6.4】函数【例6.5】用函数和case语句描述的编码器(不含优先顺序)【例6.6】阶乘运算函数【例6.7】测试程序【例6.8】顺序执行模块1【例6.9】顺序执行模块2【例6.10】并行执行模块1【例6.11】并行执行模块2【例7.1】调用门元件实现的4选1MUX【例7.2】用case语句描述的4选1MUX【例7.3】行为描述方式实现的4位计数器【例7.4】数据流方式描述的4选1MUX【例7.5】用条件运算符描述的4选1MUX【例7.6】门级结构描述的2选1MUX【例7.7】行为描述的2选1MUX【例7.8】数据流描述的2选1MUX【例7.9】调用门元件实现的1位半加器【例7.10】数据流方式描述的1位半加器【例7.11】采用行为描述的1位半加器【例7.12】采用行为描述的1位半加器【例7.13】调用门元件实现的1位全加器【例7.14】数据流描述的1位全加器【例7.15】1位全加器【例7.16】行为描述的1位全加器【例7.17】混合描述的1位全加器【例7.18】结构描述的4位级连全加器【例7.19】数据流描述的4位全加器【例7.20】行为描述的4位全加器【例8.1】$time与$realtime的区别【例8.2】$random函数的使用【例8.3】1位全加器进位输出UDP元件【例8.4】包含x态输入的1位全加器进位输出UDP元件【例8.5】用简缩符“?”表述的1位全加器进位输出UDP元件【例8.6】3选1多路选择器UDP元件【例8.7】电平敏感的1位数据锁存器UDP元件【例8.8】上升沿触发的D触发器UDP元件【例8.9】带异步置1和异步清零的上升沿触发的D触发器UDP元件【例8.12】延迟定义块举例【例8.13】激励波形的描述【例8.15】用always过程块产生两个时钟信号【例8.17】存储器在仿真程序中的使用【例8.18】8位乘法器的仿真程序【例8.19】8位加法器的仿真程序【例8.20】2选1多路选择器的仿真【例8.21】8位计数器的仿真【例9.1】基本门电路的几种描述方法【例9.2】用bufif1关键字描述的三态门【例9.3】用assign语句描述的三态门【例9.4】三态双向驱动器【例9.5】三态双向驱动器【例9.6】3-8译码器【例9.7】8-3优先编码器【例9.8】用函数定义的8-3优先编码器【例9.9】七段数码管译码器【例9.10】奇偶校验位产生器【例9.11】用if-else语句描述的4选1MUX【例9.12】用case语句描述的4选1MUX【例9.13】用组合电路实现的ROM【例9.14】基本D触发器【例9.15】带异步清0、异步置1的
2020/10/10 20:05:56 127KB Verilog 实例 经典
1
基于nrf24l01的无线接收verilogHDL程序(LCD1602显示),即下即用!(间接上传的quartus工程数据包。
2017/11/10 11:37:25 1.16MB nrf24l01 verilog HDL FPGA
1
VerilogHDL实现了运用WM8731对音频进行采样,并且运用ALTERAFPGA实现了频谱计算(FFT),在VGA上显示频谱
2020/8/16 19:08:25 38KB Verilog WM8731
1
VerilogHDL实现了运用WM8731对音频进行采样,并且运用ALTERAFPGA实现了频谱计算(FFT),在VGA上显示频谱
2019/9/4 10:49:35 38KB Verilog WM8731
1
详细讲解fpga硬件电路计划计划方法进阶,对应潘松verilogHDL第五版,硬件电路从中级到高级计划。
详细讲解fpga硬件电路计划计划方法进阶,对应潘松verilogHDL第五版,硬件电路从中级到高级计划。
详细讲解fpga硬件电路计划计划方法进阶,对应潘松verilogHDL第五版,硬件电路从中级到高级计划。
2017/8/6 16:53:47 1.57MB fpga Verilo
1
VerilogHDL完成奇偶分频器,二分频与三分频,Vivado仿真。
2021/7/22 19:06:10 107KB 二分频 三分频 VerilogHDL FPGA
1
本实验为自主选题设计实验,实验选择具有倒计时显示功能的红黄绿三色交通设计,实验中采用verilogHDL作为设计功能描述语言,选用Altera公司的MAXIIEPM240T100C5最为主控芯片,实验报告中简要引见了MAXII系列器件,并给出了设计电路图,详细的引见了交通灯的设计流程,实验报告中还附有实验代码实验结果照片图。
2018/8/5 2:36:38 2.77MB 交通灯 verilog
1
查找表乘法器就是将乘积放在存储器中,将操作数作为地址访问存储器,得到的输出结果就是乘法器的运算结果。
这种乘法器的运算速度就等于所使用的存储器的速度,普通用于较小规模的乘法器。
2016/10/14 13:55:29 967B 查表法乘法器
1
共 180 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡