上传者: aduhaohao
|
上传时间:2020/2/7 2:39:34
|
文件大小:389KB
|
文件类型:pdf
基于VerilogHDL的SPWM全数字算法的FPGA实现
在详细阐述正弦脉宽调制算法的基础上,结合DDS技术,以ActelFPGA作为控制核心,通过自然采样法比较1个三角载波和3个相位差为1200的正弦波,利用VerilogHDL言语实现死区时间可调的SPWM全数字算法,并在FushionStartKit开发板上实现SPWM全数字算法。
通过逻辑分析仪和数字存储示波器得到了验证,为该技术进一步应用和推广提供了一个良好的开放平台。
本软件ID:2748822