博客的配套工程及文档https://blog.csdn.net/botao_li/article/details/84403894
2025/11/11 8:26:56 33.45MB Quartus Nios Altera FPGA
1
废话不说了,下面进入正题,学习FPGA经历了这么几个阶段:①、Verilog语言的学习,熟悉Verilog语言的各种语法。
②、FPGA的学习,熟悉QuartusII软件的各种功能,各种逻辑算法设计,接口模块(RS232,LCD,VGA,SPI,I2c等)的设计,时序分析,硬件优化等,自己开始设计简单的FPGA板子。
③、NiosII的学习,熟悉NiosII的开发流程,熟悉开发软件(SOPC,NiosIIIDE),了解NiosII的基本结构,设计NiosII开发板,编写NiosIIC语言程序,调试板子各模块功能。
先来说说第一个阶段,现在主要的硬件描述语言有VHDL,Verilog两种,在本科时老师一般教VHDL,不过现在Verilog用的人越来越多,其更容易上手(与C语言语法比较类似),也更灵活,现在的IC设计基本都用Verilog。
像systemC,systemVerilog之类的应该还在萌芽阶段,以后可能会有较大发展。
鉴于以上原因我选择了Verilog作为我学习的硬件描述语言。
其实有C语言的基础,学起Verilog的语言很简单,关键要有并行的概念,所有的module,assign,always都是并行的,这一点与软件语言有明显不同。
这里推荐几本评价比较好的学习Verilog的书籍:①、《verilog数字系统设计教程》,这本书对于入门是一本很好的书,通俗易懂,让人很快上手,它里面的例子也不错。
但本书对于资源优化方面的编程没有多少涉及到。
②、《设计与验证VerilogHDL》,这本书虽然比较薄,但是相当精辟,讲解的也很深入,很多概念看了这本书有种豁然开朗的感觉,呵呵。
学习Verilog其实不用看很多书,基本的语法部分大家都一样,关键是要自己会灵活应用,多做练习。
Verilog语言学了一段时间,感觉自己可以编点东西,希望自己编的程序在板子上运行看看结果,下面就介绍我学习的第二个阶段。
刚开始我拿了实验室一块CPLD的开发板做练习,熟悉QuartusII的各种功能,比如IP的调用,各种约束设置,时序分析,Logiclock设计方法等,不过做到后面发现CPLD的资源不太够(没有内嵌的RAM、不能用SignalTapII,LE太少等),而实验室没有FPGA开发板,所以就萌生了自己做FPGA开发板的意图,刚好Cadence我也学的差不多了,就花了几天时间主要研究了FPGA配置电路的设计,在板子上做了Jtag和AS下载口,在做了几个用户按键和LED,其他的口全部引出作为IO口,电路比较简单,板子焊好后一调就通了(心里那个爽啊...)。
我选的FPGA是cycloneII系列的EP2C5,资源比以前的FPGA多了好几倍,还有PLL,内嵌的RAM,可以试试SignalTapII,用内嵌的逻辑分析仪测试引脚波形,对于FPGA的调试,逻辑分析仪是至关重要的。
利用这块板子我完成了项目中的几个主要功能:RS232通信,指令译码,配置DDS,AD数据高速缓存,电子开关状态设置等,在实践中学习起来真的比平时快很多,用到什么学什么动力更大。
这个时候我主要看的数据有这几本感觉比较好:①、《AlteraFPGA/CPLD设计(基础篇)》:讲解一些基本的FPGA设计技术,以及QuartusII中各个工具的用法(IP,RTL,SignalProbe,SignalTapII,TimingClosureFloorplan,chipEditor等),对于入门非常好。
②、《AlteraFPGA/CPLD设计(高级篇)》:讲解了一些高级工具的应用,LogicLock,时序约束很分析,设计优化,也讲述了一些硬件编程的思想,作为提高用。
③、《FPGA设计指南--器件,工具和流程》:这本书看了他的目录忍不住就买了,这本书讲述了FPGA设计的各个方面,虽然每个方面都是点到为止,但能让你有个整体的概念,了解FPGA的所有设计功能,了解FPGA开发的整个流程。
2025/11/11 0:01:05 131.03MB FPGA 学习 文档 合集
1
1)实现数字时钟准确实时的计时与显示功能;
2)实现闹钟功能,即系统时间到达闹钟时间时闹铃响;
3)实现时间和闹钟时间的调时功能;
4)实现流水灯指示功能。
2025/9/21 13:04:28 1.97MB FPGA NIOS 电子钟
1
是一本入书籍,很详细的介绍了整个开发过程,利用FPGA开发板和niosII软核处理器进行系统设计,详细介绍了几个verilog开发实例,并给出了完整的代码,有利于学习。
2025/7/17 15:45:33 103.19MB sopc开发实例
1
针对目前具体产品中算法实现复杂且基于计算机(PC)平台的纯软件环境等问题,提出了一种视频车辆跟踪的嵌入式实现方法。
利用可编程片上技术,使得视频检测摆脱PC平台的依赖。
以NiosII软核处理器和外设知识产权(IP)核为硬件平台,结合模拟/数字信号转换(A/D)和数字/模拟信号转换(D/A)的视频接口,以μC/OS为操作系统,实现了视频检测的硬件与软件结合的嵌入式检测技术。
最后实验验证了设计的有效性。
1
1.基于niosii的lcd1602液晶显示源程序;
2.稍加改造方便显示其他字符。
2024/12/1 12:14:37 908B nios II LCD1602
1
QuartusII11.0下载链接及破解,包括NIOSII的license。
2024/4/28 20:53:13 13KB Quartus II 11.0 下载
1
使用Altera的DE2开发板附件包含完整工程以及一份设计报告功能如下:在VGA显示器上显示14个钢琴白键以及10个钢琴黑键;
使用PS/2接口的键盘控制VGA显示器上钢琴键的按下;
使用开发板上的4Mflash存储器存储14个白键对应的wav格式的音频文件,并利用NiosII处理器核对键盘输入的数据进行处理,控制音乐的播放。
2024/3/2 16:33:17 7.05MB FPGA 钢琴设计
1
介绍了一种利用FPGA内嵌NiosII软核方式实现的模块化电子轰击电离源控制系统,该电子轰击电离源电路由电流源、电压源以及微电流检测等电路组成,整个电路形成了闭环控制系统,并结合模糊自适应PID算法进行数据调整。
电流值、电压值的设定以及采集的数据由上位机LabView实现,界面简洁,易于数据观察与控制。
实验结果表明:灯丝电流步进量1mA,量程为0~3A,推斥极电压-100~0V可调,步进量0.1V,能够满足质谱分析的需求。
1
基于niosII的UART与pC通信设计
2023/10/2 6:38:24 85KB niosII pc通信
1
共 24 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡