QuartusII11.0下载链接及破解,包括NIOSII的license。
2024/4/28 20:53:13 13KB Quartus II 11.0 下载
1
使用Altera的DE2开发板附件包含完整工程以及一份设计报告功能如下:在VGA显示器上显示14个钢琴白键以及10个钢琴黑键;
使用PS/2接口的键盘控制VGA显示器上钢琴键的按下;
使用开发板上的4Mflash存储器存储14个白键对应的wav格式的音频文件,并利用NiosII处理器核对键盘输入的数据进行处理,控制音乐的播放。
2024/3/2 16:33:17 7.05MB FPGA 钢琴设计
1
介绍了一种利用FPGA内嵌NiosII软核方式实现的模块化电子轰击电离源控制系统,该电子轰击电离源电路由电流源、电压源以及微电流检测等电路组成,整个电路形成了闭环控制系统,并结合模糊自适应PID算法进行数据调整。
电流值、电压值的设定以及采集的数据由上位机LabView实现,界面简洁,易于数据观察与控制。
实验结果表明:灯丝电流步进量1mA,量程为0~3A,推斥极电压-100~0V可调,步进量0.1V,能够满足质谱分析的需求。
1
基于niosII的UART与pC通信设计
2023/10/2 6:38:24 85KB niosII pc通信
1
使用了Verilog和Sopc两项功能,故在硬件部分使用Verilog编写出数码管的驱动程序,使用NiOSII编写实现过程。
 1)使用Qsys生成的定时器timer_1ms实现计时功能;
  2)使用8个数码管显示时间;
  3)使用3个按钮实现调时间和闹钟时间的功能。
按键1:更换模式(模式0:正常显示时间;
模式1:调当前时间的小时;
模式2;
调当前时间的分钟;
模式3:当前时间的秒;
模式4:调闹钟时间的小时;
模式5:调闹钟时间的分钟);
按键2:在非模式0下给需要调节的时间数加一,但不溢出;
按键3:在非模式0下给需要调节的时间数减一,但不小于零;
实现时间和闹钟时间的调时功能;
  4)加入闪烁标志,给正在调整的位闪烁,判断是哪一位在调整;
  5)按键按下时,对应一个led灯点亮;
  6)使用蜂鸣器实现闹钟功能,闹钟响时实现流水灯指示功能。
2023/8/10 12:57:23 22.66MB FPGA
1
本书是一本经典的计算机组成教材,自1978年问世以来,已被多所世界知名大学选为教材。
本书知识结构合理,知识点全面完整,基本概念广泛而新颖。
书中不仅介绍了硬件设计的原理,说明了硬件设计如何受软件需求影响,而且以流行的商用处理器作为范例,描述了各种基本知识和基本概念的应用方法和应用过程,具有很强的实用性。
此外,本书还涵盖了当今许多先进的技术和设计思想。
本书特色系统地介绍了现代计算机硬件系统的各个组成部分,包括处理器、输入/输出、存储器和互连标准等。
以NiosII、ARM、ColdFire和IntelIA-32等商用处理器为例来阐释基本概念,侧重于讨论RISC设计风格的处理器(如MIPS),同时也介绍了CISC设计风格的处理器(如应用比较广泛的商用处理器IntelIA-32)。
2023/5/29 18:38:13 5.66MB 计算机组成 嵌入式 汇编 硬件
1
第1章概述 31.1SOC与SOPC技术简介 31.1.1SOC单片系统 31.1.2SOPC及其技术 31.2嵌入式系统简介 31.2.1嵌入式系统的概念与组成 31.2.2嵌入式系统的特点与应用 31.2.3嵌入式系统的发展趋势 3第2章FPGA设计基础 42.1QuartusII综述 42.1.1软件特点 42.1.2用户界面 42.2QuartusII设计流程 72.3流水灯的FPGA设计 82.4使用嵌入式逻辑分析仪进行实时测试 162.5FPGA内部存储器设计 202.6嵌入式锁相环altPLL宏功能模块调用 24第3章优化设置与时序分析 273.1Setting设置 273.2时序设置与分析 273.3分析结果查看 27第4章第三方EDA工具 284.1概述 284.2仿真工具ModelSim的使用 284.3ModelSim和QuartusⅡ联合使用 40第5章基于FPGA的DSP开发技术 415.1Matlab/DSPbuilder及其设计流程 415.2DSPBuilder的安装与注册 425.3基于MATLAB/Simulink模块的FIR滤波器设计与仿真 425.3基于IP核的FIR滤波器设计与仿真 54第6章SOPC设计基础 586.1NiosII处理器结构 586.2Avalon总线规范 696.3NiosII硬件开发 1056.4NiosII软件开发 1236.5HAL系统库 142第7章NiosII外设及其编程 1437.1PIO 1447.2UART 1497.3定时器 1557.4片内存储器 1597.5SDRAM控制器 1597.6Flash 1637.7DMA控制器 1637.8SPI 1687.9简单NIOSII系统建立 173第8章NiosII深入设计 1748.1定制NiosII用户指令 1748.2自定义Avalon从组件 1838.3NiosII多处理器系统 1838.4中缀处理 183
2023/1/25 0:07:13 4.62MB FPGA上建立SOPC
1
一篇关于AlteraQuartusII中Qsys的使用方法的文档,以实际的例子来阐明,很容易让人理解。
2017/2/9 18:40:15 17.32MB FPGA Nios II
1
本套教程是FPGA黑釐开収板配套教程,途过图文幵茂癿形弅展现给读者,内容详绅充实,由浅入深,逐渐探索NIOSII技术,特删适吅NIOSII癿刜学者阅读。
2018/5/3 8:48:49 6.37MB NIOS II FPGA
1
本套教程是FPGA黑釐开収板配套教程,途过图文幵茂癿形弅展现给读者,内容详绅充实,由浅入深,逐渐探索NIOSII技术,特删适吅NIOSII癿刜学者阅读。
2015/1/19 22:26:26 6.37MB NIOS II FPGA
1
共 18 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡