FPGA对SRAM的简单读写测试,用的是Cyclone系列芯片,两个按钮控制对ISSI25616的写入和读出。
先写入一个数据,再读出这个数据,如果读出的数据与写入的相同,则LED灯亮。
由此可以让初学者对SRAM的读写有一个了解。
2024/2/28 3:57:20 201KB FPGA,SRAM
1
迅远标签读卡程序c#/CS源码,操作说明,安装包ic卡读写测试软件,有详细读写操作说明,源码说明注释,
2024/1/13 12:07:56 37.05MB 标签读卡程序 通信协议 操作说明 stm32
1
SRAM读写测试实验程序:该程序实现了对SRAM的每一个地址进行遍历读写操作,然后比对读写前后的数据能否正确,最后通过一个LED灯的亮灭进行指示。
文件中包括Verilog和VHDL的两种语言的QuartusII程序,请您参考。
2023/3/19 15:19:25 200KB Verilog CPLD FPGA VHDL
1
提供AX7101和7102官方DDR3读写测试仿真例程实验指点,内含代码,包括IP核配置,管脚约束文件等,讲解详细,已下板测试成功,适合DDR3初学者了解和深入学习。
2019/10/3 12:44:30 89.07MB DDR3  读写测试 仿真例程 ddr3
1
stc15f104作为主控的EEPROM读写测试程序,可以外接两个24C01-24C512系列芯片完成复制功能,支持串口命令控制,里面包括源代码,和硬件原理图图片,非常合适初学者参考
2020/6/17 3:35:48 2.84MB 24C01-24C512
1
实现双向链表,查找、交换、删除、插入,并用线程同步技术实现了多线程读写与线程安全
2015/9/13 12:52:26 7KB 双向链表 多线程 安全读写
1
本人编写的基于MIGIP核的针对DDR3的读写测试电路,非自带的示例工程,可用于快速熟悉MIG用户接口的时序关系及使用方法。
压缩包内为Vivado工程,已成功上板调试。
附带testbench,tb里包含有DDR3仿真模型及wiredelay模块的使用方法,仅供参考。
2016/5/2 2:48:32 69.07MB MIG DDR3 FPGA
1
STM32按键控制24c04数据读写测试实现方式,i2c协议及外部中缀配
2020/5/4 19:49:14 1.67MB STM32+24C04
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡