VerilogHDl语言实现CPLD-EPC240与电脑的串口通讯QUARTUS逻辑工程源码,本模块的功能是验证实现和PC机进行基本的串口通信的功能。
需要在//PC机上安装一个串口调试工具来验证程序的功能。
//程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控//制器,10个bit是1位起始位,8个数据位,1个结束//位。
串口的波特律由程序中定义的div_par参数决定,更改该参数可以实//现相应的波特率。
程序当前设定的div_par的值是0x145,对应的波特率是//9600。
用一个8倍波特率的时钟将发送或接受每一位bit的周期时间//划分为8个时隙以使通信同步.
1
(信息安全概论作业)DES是分组长度为64比特的分组加密算法,密钥长度也是64比特,其中每8比特有一位奇偶校验位,因此有效密钥长度位56比特。
DES算法是公开的,其安全性依赖于密钥的保密程度。
2023/8/6 1:30:18 8.44MB C++ DES加密
1
本资源中的串口收发协议带奇偶校验,能够实现纵情字符串的收发成果,相对于可用,开拓货物是ISE14.7,用Verilog语言实现。



2023/4/15 2:21:19 1.08MB FPGA Verilog 串口 奇偶校验
1
DSP以及尺度外设库:资源编号:STSW-STM32065资源称谓:STM32F4DSPandstandardperipheralslibrary文件名:stm32_f105-07_f2_f4_usb-host-device_lib.zip下载地址:http://www.st.com/web/catalog/tools/FM147/CL1794/SC961/SS1743/PF257901#USB库:资源编号:STSW-STM32046资源称谓:STM32F105/7,STM32F2andSTM32F4USBon-the-goHostanddevicelibrary(UM1021)文件名:stm32_f105-07_f2_f4_usb-host-device_lib.zip下载地址:http://www.st.com/web/en/catalog/tools/PF257882ETH以太网库:资源编号:STSW-STM32046资源称谓:LwIPTCP/IPstackdemonstrationforSTM32F4x7microcontrollers(AN3966)文件名:stsw-stm32070.zip下载地址:http://www.st.com/web/catalog/tools/FM147/CL1794/SC961/SS1743/PF257906【CMSIS】Cortex微抑制器软件接口法度圭表标准(CortexMicrocontrollerSoftwareInterfaceStandard(CMSIS).)版本:V4.2宣告日期:31.July2014【STM32F4xx_StdPeriph_Driver】STM32F40x系列CPU尺度外设驱动法度圭表标准版本:V1.5.0宣告日期:06-March-2015【STM32_USB_OTG_Driver】STM32F105/7xx,STM32F2xxandSTM32F4xxUSBDeviceLibrary版本:V2.1.0宣告日期:2012-03-19【STM32_USB_Device_Library】STM32F105/7xx,STM32F2xxandSTM32F4xxUSBDeviceLibrary版本:V1.1.0宣告日期:2012-03-05【STM32_USB_HOST_Library】STM32F105/7xx,STM32F2xxandSTM32F4xxUSBHostLibrary版本:V2.1.0宣告日期:2012-03-19【STM32F4x7_ETH_Driver】STM32F4x7EthLibrary版本:V1.1.0宣告日期:31-July-2013***********************************************************************************************************版本:V1.0*阐发:本试验首要实现FreeRTOS+STemWin+FatFS+USBHost综合*试验目的:*1.学习FreeRTOS+STemWin+FatFS+USBHost综合*2.这里的USBHost首要实现U盘相关处置,反对于U盘热插拔。
*用户能够依据需要在usb_usr.c文件中的插入检测函数:*USBH_USR_Configuration_DescAvailable大概函数USBH_USR_Init函数到场插入标志*插入检测函数:*USBH_USR_DeviceDisconnected*试验内容:*1.按下按键K1能够经由串口打印责任实施情景(波特率115200,数据位8,奇偶校验位无,停止位1)*=================================================*
2023/3/30 17:29:51 12.16MB STM32 FreeRTOS FatFS USB
1
文章简单引见了PIC单片机奇偶校验位的生成程序
1
很实用的Verilog实例!目录:王金明:《VerilogHDL程序设计教程》程序例子,带说明。
【例3.1】4位全加器【例3.2】4位计数器【例3.3】4位全加器的仿真程序【例3.4】4位计数器的仿真程序【例3.5】“与-或-非”门电路【例5.1】用case语句描述的4选1数据选择器【例5.2】同步置数、同步清零的计数器【例5.4】用initial过程语句对测试变量A、B、C赋值【例5.5】用begin-end串行块产生信号波形【例5.6】用fork-join并行块产生信号波形【例5.7】持续赋值方式定义的2选1多路选择器【例5.8】阻塞赋值方式定义的2选1多路选择器【例5.9】非阻塞赋值【例5.10】阻塞赋值【例5.11】模为60的BCD码加法计数器【例5.12】BCD码—七段数码管显示译码器【例5.13】用casez描述的数据选择器【例5.15】用for语句描述的七人投票表决器【例5.16】用for语句实现2个8位数相乘【例5.17】用repeat实现8位二进制数的乘法【例5.18】同一循环的不同实现方式【例5.19】使用了`include语句的16位加法器【例5.20】条件编译举例【例6.1】加法计数器中的进程【例6.2】任务举例【例6.3】测试程序【例6.4】函数【例6.5】用函数和case语句描述的编码器(不含优先顺序)【例6.6】阶乘运算函数【例6.7】测试程序【例6.8】顺序执行模块1【例6.9】顺序执行模块2【例6.10】并行执行模块1【例6.11】并行执行模块2【例7.1】调用门元件实现的4选1MUX【例7.2】用case语句描述的4选1MUX【例7.3】行为描述方式实现的4位计数器【例7.4】数据流方式描述的4选1MUX【例7.5】用条件运算符描述的4选1MUX【例7.6】门级结构描述的2选1MUX【例7.7】行为描述的2选1MUX【例7.8】数据流描述的2选1MUX【例7.9】调用门元件实现的1位半加器【例7.10】数据流方式描述的1位半加器【例7.11】采用行为描述的1位半加器【例7.12】采用行为描述的1位半加器【例7.13】调用门元件实现的1位全加器【例7.14】数据流描述的1位全加器【例7.15】1位全加器【例7.16】行为描述的1位全加器【例7.17】混合描述的1位全加器【例7.18】结构描述的4位级连全加器【例7.19】数据流描述的4位全加器【例7.20】行为描述的4位全加器【例8.1】$time与$realtime的区别【例8.2】$random函数的使用【例8.3】1位全加器进位输出UDP元件【例8.4】包含x态输入的1位全加器进位输出UDP元件【例8.5】用简缩符“?”表述的1位全加器进位输出UDP元件【例8.6】3选1多路选择器UDP元件【例8.7】电平敏感的1位数据锁存器UDP元件【例8.8】上升沿触发的D触发器UDP元件【例8.9】带异步置1和异步清零的上升沿触发的D触发器UDP元件【例8.12】延迟定义块举例【例8.13】激励波形的描述【例8.15】用always过程块产生两个时钟信号【例8.17】存储器在仿真程序中的使用【例8.18】8位乘法器的仿真程序【例8.19】8位加法器的仿真程序【例8.20】2选1多路选择器的仿真【例8.21】8位计数器的仿真【例9.1】基本门电路的几种描述方法【例9.2】用bufif1关键字描述的三态门【例9.3】用assign语句描述的三态门【例9.4】三态双向驱动器【例9.5】三态双向驱动器【例9.6】3-8译码器【例9.7】8-3优先编码器【例9.8】用函数定义的8-3优先编码器【例9.9】七段数码管译码器【例9.10】奇偶校验位产生器【例9.11】用if-else语句描述的4选1MUX【例9.12】用case语句描述的4选1MUX【例9.13】用组合电路实现的ROM【例9.14】基本D触发器【例9.15】带异步清0、异步置1的
2020/10/10 20:05:56 127KB Verilog 实例 经典
1
51单片机用C言语取出奇偶校验位的简单方法
2022/10/25 13:59:06 20KB 51 C语言 奇偶校验
1
设计一个串行数据发送器。
并行8位数据‘Z’载入发送器后,通过串行口‘X’输出。
具体要求如下1、信号‘load’用来指示数据载入能否完成。
当load变为1时,说明数据Z已经载入完成。
当load变为0时开始发送数据。
2、Z的低位先发送3、在发送Z之前先发送起始位‘0’4、Z发送完毕后,再发送奇偶校验位,(设计位偶校验位,即发送的8位数据+奇偶校验位9位数据‘1’的个数为偶);
然后再发送结束位‘1’;
5、结束位发送完毕,empty输出‘1’;
2021/2/5 11:50:52 213KB 串行发送器 并串转换 状态机 VHDL
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡