MIT6.004配套教材。
从门电路开始讲起,包括组合数字电路,时序数字电路,有限状态机,图灵机,指令集设计,虚拟内存,流水线,并行计算,FPGA等等内容。
14.06MB 体系结构
1
七段数码管时钟显示的verilog源代码,已做过FPGA验证。
2024/12/25 22:53:25 8.62MB 数码管 时钟显示
1
ASK是数字调制解调系统中最简单的,特别适合初学者学习FPGA开发,文档中有i详细的ASK调制解调模块
2024/12/21 13:31:20 1KB ASK FPGA
1
硬件工程师手册目录第一章概述第一节硬件开发过程简介§1.1.1硬件开发的本过程§1.1.2硬件开发的规范化第二节硬件工程师职责与基本技能§1.2.1硬件工程师职责§1.2.2硬件工程师的基本素质与技能第二章硬件开发规范化管理第一节硬件开发流程§2.1.1硬件开发流程文件介绍§2.1.2硬件开发流程详解第二节硬件开发文档规范§2.2.1硬件开发文档规范文件介绍§2.2.2硬件开发文档编制规范详解第三节与硬件开发相关的流程文件介绍§2.3.1项目立项流程§2.3.2项目实施管理流程§2.3.3软件开发流程§2.3.4系统测试工作流程§2.3.5中试接口流程§2.3.6内部验收流程第四节PCB投板流程(陆波写)§2.4.1PCB投板系统文件介绍§2.4.2PCB投板流程详解第三章硬件设计技术规范第一节CAD辅助设计(陆波写)§3.1.1ORCAD辅助设计软件§3.1.2Cadence简介第二节可编程器件的使用§3.2.1PPGA产品性能和技术参数§3.2.2FPGA的开发工具的使用§3.2.3EPLD产品性能和技术参数§3.2.4Max+PLUSII开发工具§3.2.5VHDL语言第三节常用的接口及总线设计§3.3.1接口标准§3.3.2串口设计§3.3.3并口及总线设计§3.3.4RS-232接口总线§3.3.5RS-422和RS-423标准接口连接方法§3.3.6RS-485标准接口与联接方法第四节单板硬件设计指南§3.4.1电源滤波§3.4.2带电插拨座§3.4.3上下接电阻§3.4.4LD的标准电路§3.4.5高速时钟线设计§3.4.6接口驱动及支持芯片§3.4.7复位电路§3.4.8Watchdog电路§3.4.9单板调试端口设计及常用仪器第五节逻辑电平设计与转换§3.5.1TTL、ECL、PECL、CMOS标准§3.5.2TTL、ECL、MUSII连为电平转换第六节母板设计指南§3.6.1公司常用母板简介§3.6.2高速传输线理论与设计§3.6.3总线阻抗匹配、总线驱动及端接§3.6.4布线策略与电磁干扰第七节单板软件开发§3.7.1常用CPU介绍§3.7.2开发环境§3.7.3单板软件调试§3.7.4编程规范第八节硬件整体设计§3.8.1接地设计§3.8.2电源设计§3.8.3防雷与保护第九节时钟、同步与时钟分配§3.9.1时钟信号的作用§3.9.2时钟原理及性能指标测试第十节DSP开发技术§3.10.1DSP概述§3.10.2DSP的特点与应用yf-f4-06-cjy§3.10.3TMS320C54XDSP的结构第四章常用通信协议及标准第一节国际标准化组织§4.1.1ISO§4.1.2CCITT及ITU-T§4.1.3IEEE§4.1.4ETSI§4.1.5ANSI§4.1.6TIA/EIA§4.1.7BellCore第二节硬件开发常用通信标准§4.2.1ISO开放系统自联模型§4.2.2CCITTG系列建议§4.2.3I系列标准§4.2.4V系列标准§4.2.5TIA/EIA系列接口标准§4.2.6CCITTX系列建议§4.2.7IEEE常用标准第五章物料选型与申购(物料部)第一节物料选型的基本原则§5.1.1常用物料选型的基本原则§5.1.2专业物料选型的基本原则第二节IC的选型§5.2.1IC的常用技术指标§5.2.2常用IC选型举例第三节阻容器件的选型§5.3.1电阻器的选型§5.3.2电容器的选型§5.3.3电感器的选型§5.3.4电缆及接插件标准与选用第四节物料申购流程§5.4.1物料流程文件介绍§5.4.2物料流程详解§5.4.3物料申购案例分析第五节接触供应商须知第六节MRPII及BOM基础和使用第六章实验室第一节中央研究部实验室管理条件第二节中研部实验室环境检查评分细则附录一硬件开发流程符录二PCB技术板流程符录三硬件文档编写规范FPGA归档要求硬件EMC设计规范
2024/12/21 0:55:02 942KB 华为 硬件 工程师
1
《AVR单片机与CPLD_FPGA综合应用入门》的电子版,方便大家学习AVR和CPLD
2024/12/16 0:03:14 5.48MB AVR cpld
1
本书是作者历时近一年撰写的反映Xilinx最新可编程技术的著作。
编写过程中感触颇多,愿与广大读者一起分享这些心得:(1)当Xilinx将ARM公司的双核Cortex-A9处理器嵌入到FPGA芯片内,并结合最新的28nm工艺,制造出全新一代的可编程SoC平台后,取名叫EPP(ExtensibleProcessingPlatform,可扩展的处理平台),后来又改成AllProgrammable平台。
在这个名字变化的过程中,反映了Xilinx给这个最新Zynq设计平台的定位—侧重于嵌入式系统的应用,未来的可编程逻辑器件向着嵌入式处理方向发展,未来的嵌入式系统“硬件”和“软件”将根据应用的要求,真正变成AllProgrammable(全可编程),即可以在单芯片内设计满足特定要求的硬件平台和相应的软件应用。
在这个全可编程的实现过程中,体现着软件和硬件协同设计、软件和硬件协同调试、软件的串行执行和硬件逻辑的并行执行完美结合、未来的嵌入式系统是“积木块”的设计风格等设计思想。
这些设计理念将在Zynq-7000平台上由理想变成实现。
(2)Zynq-7000器件是最新半导体技术、计算机技术和电子技术的一个结合体。
在一个小小的半导体硅片上却集成了当今最新的信息技术。
基于Zynq-7000平台进行高性能的嵌入式实现,需要微电子、数字逻辑、嵌入式处理器、计算机接口、计算机体系结构、数字信号处理等相关的知识。
Zynq-7000是一个比较复杂的系统,是对一个设计者的基础理论知识和系统级设计能力的一个真正的考查。
在这个平台上实现嵌入式系统的应用,体现着自顶向下的一体化设计理念。
(3)Zynq-7000平台是非常好的教学平台、科研平台和应用平台。
作为教学平台,可以在这个平台上实现全过程的计算机相关课程的教学,使学生可以清楚地看到每个实现的具体过程。
这样,学生就可以真正地理解嵌入式系统的内涵;
作为科研平台,从事嵌入式相关技术研究人员,可以在这个全开放的平台上,将算法进行高性能的实现。
并且,可以在这个平台上实现设计性能分析等研究;
作为应用平台,该平台的应用将进一步提高嵌入式系统的灵活性和可靠性、大大降低设计成本,提高产品的市场竞争力。
全书共分23章,为了更好地帮助读者学习和掌握Zynq平台的设计原理和实现方法,按照Zynq-7000基础理论、Zynq-7000体系结构和Zynq-7000设计实践进行了详细的介绍。
(1)Zynq-7000基础理论篇详细介绍了学习Zynq-7000平台需要的基础理论知识。
(2)Zynq-7000体系结构篇详细介绍了Zynq-7000内的处理器系统、可编程逻辑系统、互联结构和外设模块等。
(3)Zynq-7000设计实践篇,详细介绍了基于Zynq全可编程平台的不同设计实例。
本书所给出的设计实例代表着Zynq的应用方向,在介绍这些设计实例的过程中,贯穿了很多重要的设计方法和设计思路,这些设计方法和设计思路比设计案例本身更加重要。
为了便于读者学习,本书还配套提供了相关设计的完整工程文件及教学课件等资源。
2024/12/14 13:32:20 81.68MB XILINX  ZYNQ-7000   SOC设计指南
1
一个基于verilog的fpga程序,AD采集
2024/12/11 22:54:54 42KB AD转换 veriolg
1
基于FPGA硬件的电子秒表程序代码,能够实现闹钟、定时功能以及正常电子秒表的功能
2024/12/11 9:16:56 45KB EDA
1
基于FPGA的多路高速串口设计与实现,非常实用的一个设计。
2024/12/10 15:06:35 14.54MB FPGA 串口
1
波形发生器功能:基于FPGA的Verilog语言的设计,可以实现发生锯齿波、三角波、方波、正弦波,附加功能有幅度调节,资源中有工程文件和仿真数据。
2024/12/10 11:03:38 8.04MB FPGA Verilog 附加:幅度调节 四个波形
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡