altera_ug_fifo.pdfaudio_dac_fifo.rarFIFO中文应用笔记.pdfFIFO基础知识.docFPGASoPC软硬件协同设计纵横谈.pdfFPGA的VGA视频输出工程文件//freedev_vgaFPGA的VGA视频输出工程文件.rarFreeDevFPGA音频开发环境和平台构建.pdfNios系统基础上的UItraDMA数据传输模式.docSD_Card_Audio//Audio_DAC_FIFO_altera的ip核DE2_SD_Card_Audiosd_audio_aic23.rarSOPC中自定义FIFO接口与DMA数据传输.pdf什么是FIFO.doc关于fifo的一些概念其quartusII中IP的使用.doc在NIOS-II系统中AD数据采集接口的设计与实现.doc基于Avalon总线的TFTLCD控制器的设计.doc基于FPGA+PCI的并行计算平台实现.doc基于LPM的高速FIFO的设计.doc基于NiosII的图像采集和显示的实现.doc基于SOPC的扭振信号测量系统实现研究.doc基于嵌入式Linux的TFTLCDIP及驱动的设计.doc异步FIFO的VHDL设计.doc采用FPGA的高速数据采集系统.doc非IP核相关FIFO设计//FIFO技术在SDH数字交叉连接芯片设计中的应用.pdfKPCI-817数据采集卡.pdfPCI-8325光电隔离型模入接口卡技术说明书.docUSB7325高速光电隔离型模入数据采集模块技术说明书.doc一款低功耗异步FIFO的设计与实现.pdf一种异步FIFO的设计方法.pdf关于异步FIFO设计的探讨.pdf利用FPGA实现异步FIFO设计.doc基于DSP的高速数据采集与处理系统.pdf基于FPGA异步FIFO的研究与实现.pdf基于FPGA的异步FIFO硬件实现.pdf基于FPGA的异步FIFO设计.pdf基于FPGA的高速异步FIFO存储器设计.pdf基于VerilogHDL的异步FIFO设计与实现.pdf异步FIFO亚稳态问题.doc异步FIFO结构.pdf异步FIFO结构及FPGA设计.pdf怎样对FIFO、RAM读写.doc读写数据宽度不同的异步FIFO设计.PDF高速异步FIFO的实现.pdf
2021/2/7 8:09:37 12.71MB Altera FIFO SOPC IP
1
QuartusII,该程序是VHDL描述的小闹钟可完成闹铃设置时间设置闹铃设置
2018/8/11 9:09:51 2.17MB FPGA 闹钟 定时
1
以下几个功能:(1)能进行正常的时、分、秒计时功能;
(2)分别由六个数码管显示时、分、秒的计时;
(3)零碎有时钟保持功能;
(4)零碎有时钟清零功能;
(5)零碎能够进行快速较分校时;
(6)时钟具有整点报时功能(时钟从59′53″开始报时,在59′53″、59′55″和59′57″、时报时频率为500Hz,59′59″时报时频率为1KHz)。
2015/5/9 3:42:52 260KB 数字钟
1
用QuartusII的VHDL言语实现各种电路功能、比如四位密码锁的设计、和带异步复位的十进制加法计数器的设计。
2020/8/10 23:03:26 927KB VHDL
1
应用VHDL描述语言,以QuartusII为开发工具设计一个基于younever平台的音乐播放系统,该系统完成使用蜂鸣器播放储存在ROM的多首乐曲的核心功能。
全体设计目标如下:1、四个按键实现控制功能:播放、暂停、上一首选择、下一首选择;
2、红外遥控器实现附加控制功能:上一首选择、下一首选择、曲目1选择、曲目2选择、曲目3选择;
3、FPGA内部使用ROM储存三首乐曲数据:《华工之歌》、《童话》、《安静》;
4、使用蜂鸣器播放电子音乐;
5、实现音乐流水灯的伴随效果。
2020/9/7 15:07:14 4.2MB FPGA 音乐播放
1
quartusII下VHDL语言音乐播放器的硬件编程实现,可选择3首音乐中的一首播放,可暂停,是EDA实验的必备材料。
2015/6/26 10:31:26 539KB VHDL 音乐播放器 EDA quartusII
1
verilog实现OFDM基带开发工具:QuartusII15.0(64-bit)ModelsimSE-6410.2cFPGA型号:CycloneVSXSoC—5CSXFC6D6F31C6N硬件平台:SoCKit(CycloneV)+ARRADIO(AD9361)目录阐明matlab_sim:ofdm基带发送部分matlab仿真代码scripts:Modelsim功能仿真脚本文件sim:Modelsim功能仿真工作目录及输出结果source:ofdm基带发送部分Verilog代码及其功能仿真代码synthesis:QuartusII工程文件tb:ofdm基带发送部分功能仿真顶层文件Modelsim功能仿真ofdm基带发送部分切换modelsim路径至scripts目录下,执行dotx_msim.tcl
2022/9/7 3:17:40 32.27MB verilog ofdm 基带
1
1,设计目的:学习DEA开发软件和QuartusII的使用方法,熟悉可编程逻辑器件的使用.通过制造来了解交通灯控制系统,交通灯控制系统主要是实现城市十字交叉路口红绿灯的控制.在现代化的大城市中,
2022/9/5 20:16:58 28KB 交通灯
1
1,设计目的:学习DEA开发软件和QuartusII的使用方法,熟悉可编程逻辑器件的使用.通过制造来了解交通灯控制系统,交通灯控制系统主要是实现城市十字交叉路口红绿灯的控制.在现代化的大城市中,
2022/9/5 20:16:58 28KB 交通灯
1
Max+plusII(或写成Maxplus2,或MP2)是Altera公司推出的的第三代PLD开发系统(Altera第四代PLD开发系统被称为:QuartusII,主要用于设计新器件和大规模CPLD/FPGA).使用MAX+PLUSII的设计者不需通晓器件内部的复杂结构。
设计者可以用自己熟悉的设计工具(如原理图输入或硬件描述语言)建立设计,MAX+PLUSII把这些设计转自动换成最终所需的格式。
其设计速度非常快。
2022/9/5 16:44:26 16.52MB maxplus2
1
共 92 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡