用verilog开发,使用黑金开发平台,芯片是alteracycloneii的EP2C8Q208C8,可以实现三角波,方波,正弦波的任意频率发生,也实现了键盘控制以及串口通讯,但上位机未设计,硬件验证可行。
2021/8/9 12:29:28 862KB FPGA VERILOG
1
32位超前进位快速加法器经过Isim仿真测试正确的32位超前加法器编写言语Verilog-HDL基于zhaohongliang代码修改了其中部分有问题的模块
2016/6/15 14:26:54 4KB Verilog 加法器
1
在测试文件中,设定串口发送模块发送的内容,并发给接收模块接收端,通过仿真,可知接收模块接收内容和发送内容分歧
2018/9/18 5:30:51 40KB FPGA串口 多字节通信
1
并行FIR滤波器的FPGA实现,使用Verilog言语编写,有数据文件,以及testbench文件。
2015/3/19 11:24:18 123KB 并行FIR FPGA Verilog testbench
1
用verilog编写的RS_BCH的编码
2016/5/8 20:09:30 2KB rs BCH verilog
1
数字系统设计;
音乐播放器;
verilog言语;
modelsim;
ISE
2019/7/10 17:32:22 8KB 数字系统设计
1
eda简单的设计,本实例是一个16进制的计数器,合适入门者阅读!
2015/7/25 18:26:06 986KB 计数器
1
实现了一个二阶锁相环,功能通过了调试,可以实现相位和频率的跟踪
2015/7/19 7:40:46 3KB 锁相环 verilog
1
这学期选修了fpga实验课,课程选题是写一个LCD12864文本编辑器。
由于开发板上矩阵键盘损坏,这次实验使用矩阵键盘作为输入工具。
LCD12864控制器及其验证平台的设计在FPGA上完成LCD12864控制器的设计完成验证平台的设计·设计一个全屏编辑器·支持光标挪动、字符插入、字符删除等操作
2020/1/1 8:24:27 14.32MB fpga verilog lcd12864 ps2键盘
1
用Verilog完成的SVPWM算法!!
2017/9/2 8:57:18 3.18MB SVPWM
1
共 871 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡