搜集到的verilog制造的FIR滤波器,可以用来参考学习
2016/1/16 20:42:24 4.03MB verilog FIR
1
本人编写的使用Verilog通过SPI读写EEPROM,验证OK
2016/9/2 10:48:11 3KB SPI Verilog
1
使用硬件描述言语编写的加密算法实现,已经通过FPGA验证。
2020/1/1 23:06:32 86KB AES,加密
1
这是一份基于Verilog的交通灯设计工程文件,已经在QUARTUSII8.0(32-BIT)上测试通过,而关于十字路口交通灯控制系统的工作原理的材料建议自行到网上找一找。
2016/11/15 17:43:42 988KB Verilog 交通灯设计 EDA课程设计 QUARTUS
1
①用EDA实训仪的I/O设备和PLD芯片实现智能电子抢答器的计。
②智能电子抢答器可容纳4组参赛者抢答,每组设一个抢答钮。
③电路具有第一抢答信号的鉴别和锁存功能。
在掌管人将复位按钮按下后开始抢答,并用EDA实训仪上的八段数码管显示抢答者的序号,同时扬声器发出“嘟嘟”的响声,并维持3秒钟,此时电路自锁,不再接受其他选手的抢答信号。
④设计一个计分电路,每组在开始时设置为100分,抢答后由掌管人计分,答对一次加10分,答错一次减10分。
⑤设计一个犯规电路,对提前抢答和超时抢答者鸣喇叭示警,并显示犯规的组别序号。
2022/10/31 16:08:17 2.09MB 抢答器 verilong
1
verilog编程实现了MIPSCPU的多周期实现。



































2020/2/5 16:20:40 166KB verilog MIPS CPU modelsim
1
初学者,学惯用Verilog编写ARM的流水线处理器,代码和相应的实验报告都有
2017/7/4 9:22:40 11.43MB Verilog
1
本书采用流行的数学法,从计算机组成和设计向下至更精细的层次,详细展示了如何用Verilog和VHDL构建MIPS微处理器。
本书为学生提供了一个很好的机会,使他们可以在现代FPGA上进行大型的数字设计,既能增长学生的专业知识,又能启发学生运用所学知识去解决实际问题。
书中通过大量示例来协助读者加深对关键概念和技术的理解和记忆。
2016/6/25 22:07:18 30.98MB 计算机体系 数字设计 组成原理
1
FFT的蝶形运算完成饿Verilog源代码,这是我们的一个实验中的一个重要模块。
2021/3/18 1:53:42 5.11MB FFT 蝶形运算 Verilog 源代码
1
此程序为ST公司M25P64型flash的读写Verilog代码,程序里对关键接口加以正文,经本人调试可以使用。
2016/7/16 18:56:50 8KB flashVerilog
1
共 879 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡