该文档是数字信号处理的大作业,内容包括频谱分析、FFT、FIR滤波器、IIR滤波器设计,最初有音频滤波结果。
2020/3/8 11:15:50 2.57MB DSP 频谱
1
使用Vivado完成直接型结构IIR滤波器VerilogHDL设计,含testbench与仿真,仿真结果优秀;
具体阐明可参考本人博客。
CSDN博客搜索:FPGADesigner
2022/9/30 17:29:17 1.55MB FPGA IIR Vivado Verilog
1
讲述了IIR数字滤波器的verilog完成过程
2022/9/30 17:26:49 355KB IIR滤波器 verilog
1
基于FPGA来实现数字IIR滤波器,仿真设计实例协助大家更好的学习数字滤波器
2022/9/30 17:23:18 468KB IIR 屈星
1
使用verilog语言描述的二阶巴特沃斯IIR滤波器,程序中有参数说明,已经运转通过
1
本课程设计应用matlab对信号进行频谱分析、加噪、滤波及还原,在还原语音信号时采用巴特沃斯低通滤波器仿真程序,并得出仿真波形,分析仿真结果。
2015/3/5 17:02:22 105KB 数字信号处理
1
低通IIR巴特沃斯滤波器的设计及其如何滤波。
自己写的,简单易懂。


对初学者很有用。


需要设计相关程序的话可以自创一下
1
本文档为纯代码。
在MATLAB中,设计IIR和FIR滤波器分别对一定频率的音频信号进行滤波,滤除高频噪声,程序中所加载的噪声是应用正弦函数生成的高频噪声,滤波器为低通滤波器。
2019/10/21 8:37:58 1KB MATLAB FIR IIR
1
matlab中关于数字信号处理的实验-实验四用双线性变换法计划IIR数字滤波器.pdf实验四用双线性变换法计划IIR数字滤波器.pdf实验3谱分析.pdf实验2.pdf实验1.pdf
2019/10/26 6:38:39 153KB matlab
1
共 84 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡