创龙DSPC6748焦点板源程序(全)广州创龙公司的TMS320C6748开发超详细源代码,包含程序flash,timer,uart,IIC_EEPROM,SPI_FLASH,Watchdog,NMI,Pwm,ECAP,rtc,lcd,audio,mcbsp,vpif,emif,upp,fft,IIR等
2018/9/6 5:23:34 37.91MB 创龙DSP C6748核心程序 嵌入式
1
创龙DSPC6748焦点板源程序(全)广州创龙公司的TMS320C6748开发超详细源代码,包含程序flash,timer,uart,IIC_EEPROM,SPI_FLASH,Watchdog,NMI,Pwm,ECAP,rtc,lcd,audio,mcbsp,vpif,emif,upp,fft,IIR等
2016/7/17 19:57:51 37.91MB 创龙DSP C6748核心程序 嵌入式
1
初始条件:具备数字信号处理的理论知识;
具备Matlab编程能力;
熟悉带通滤波器的设计原理;
提供编程所需要的计算机一台要求完成的次要任务:(包括课程设计工作量及其技术要求,以及说明书撰写等具体要求)1、设计中心频率为500Hz,带宽为400Hz的IIR数字带通滤波器;
2、独立编写程序实现;
3、完成符合学校要求的设计说明书;
1
基于MATLAB的IIR数字滤波器的设计(毕业论文),是一篇设计基于MATLAB的IIR数字滤波器的设计方法和毕业论文,有大量的有用信息。
是一篇极度值得下载的毕业论文。
2021/8/10 9:45:19 109KB MATLAB 滤波器
1
stm32f10x_dsp库中文手册,主要引见FFT函数,简介PID,FIR和IIR函数
2018/4/4 7:50:07 134KB STM32F10 DSP库 FFT函数 中文手册
1
该文档是数字信号处理的大作业,内容包括频谱分析、FFT、FIR滤波器、IIR滤波器设计,最初有音频滤波结果。
2020/3/8 11:15:50 2.57MB DSP 频谱
1
使用Vivado完成直接型结构IIR滤波器VerilogHDL设计,含testbench与仿真,仿真结果优秀;
具体阐明可参考本人博客。
CSDN博客搜索:FPGADesigner
2022/9/30 17:29:17 1.55MB FPGA IIR Vivado Verilog
1
讲述了IIR数字滤波器的verilog完成过程
2022/9/30 17:26:49 355KB IIR滤波器 verilog
1
基于FPGA来实现数字IIR滤波器,仿真设计实例协助大家更好的学习数字滤波器
2022/9/30 17:23:18 468KB IIR 屈星
1
共 79 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡