里面有多周期和流水线CPU的VERILOG代码实现,适合学习计算机原理课程设计
2023/8/18 9:14:36 203KB CPU设计
1
本文的主体部分首先详细描述了处理器各个独立功能模块的设计,为后续的整体设计实现提供逻辑功能支持。
随后按照单周期、多周期、流水线的顺序,循序渐进的围绕着指令执行过程中需经历的五个阶段,详细描述了3个版本的处理器中各阶段的逻辑设计。
在完成了各个版本的CPU的整体逻辑设计后,通过QuartusII时序仿真软件在所设计的CPU上运行了测试程序,测试输出波形表明了处理器逻辑设计的正确性。
附录包含了三个版本处理器实现的源码。
2023/7/8 21:19:30 10.53MB VHDL MIPS CPU
1
使用Verilog写RISCCPU资料和代码,内容广,是CPU设计的备之作
2023/6/9 22:24:18 861KB RISC CPU Verilog
1
五级流水线MIPS指令集cpu设计,verilog语言,通过modelsim与ISE并下载FPGA验证(计算机组成原理)
2023/6/6 20:06:16 9.01MB MIPS CPU 流水线
1
使用Verilog实现16位单周期CPU,并且进行PCPU的软件仿真之前上传的那个是32位的,传错了不好意思
2023/5/31 13:02:53 8KB MIPS 16位
1
cpu设计实例-verilog,经过这个文档你可以很快的入手如何设计一份8位的cpu,其中的指令码位16位
2023/3/17 18:42:18 623KB cpu verilog
1
本实验要完成的工作主要包括:指令系统的设计,FPGA-CPU的整体结构设计及其细化,逻辑设计的具体实现(VHDL语言程序的编写),软件模仿,以及硬件调试。
这几部分的工作之间是先行后续的关系,也就是只有前一个步骤完成了下一个步骤才可以开始进行,不存在并行完成的情况
2023/2/14 6:18:22 2.42MB 单级流水线
1
一个用VerilogHDL言语实现的单时钟周期CPU原代码,里面有完整的工程代码,逻辑图,报告文档等。
此CPU共完成了16条常见MIPS指令。
2017/6/21 7:40:17 3.58MB VerilogHDL MIPS指令系统 CPU设计 单周期
1
计算机组成原理课设要求做的54条cpu用verilogHDL在vivado上编写的MIPS指令集的cpu,可以在N4板上下板运行,具体指令再实验报告和test文件夹中有cputest文件夹是测试指令,在前仿真cpu时可以读取这些txt文件中的指令到内存中去,将结果输出到指定文件中,再与文件夹中的答案对比验证用于前仿真的测试代码与最终的下板代码会有一点差异(关于频率和文件读写等),都是正文掉的,简单修改即可两个实验报告中有比较详细的cpu设计图作为参考
2021/3/9 9:12:40 36.44MB verilog cpu mips vivado
1
计算机组成原理课设要求做的54条cpu用verilogHDL在vivado上编写的MIPS指令集的cpu,可以在N4板上下板运行,具体指令再实验报告和test文件夹中有cputest文件夹是测试指令,在前仿真cpu时可以读取这些txt文件中的指令到内存中去,将结果输出到指定文件中,再与文件夹中的答案对比验证用于前仿真的测试代码与最终的下板代码会有一点差异(关于频率和文件读写等),都是正文掉的,简单修改即可两个实验报告中有比较详细的cpu设计图作为参考
2021/3/9 9:12:40 36.44MB verilog cpu mips vivado
1
共 63 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡