vivado_2018.01license亲测可用官方2018.1最新版需要的自取
2024/4/28 10:19:31 815B license vivado2018.0
1
带冒险的5级MIPS流水线设计报告,24页十分详细,与资源Vivado下用Verilog编写的带冒险的5级MIPS流水线配合使用
2024/4/25 11:57:09 2.82MB Verilog MIPS流水线
1
PYNQ-Z2DPU1.4的Vivado工程,基于Vivado2019.1,里边包含了DPU1.4的IP,创建bd的tcl文件以及创建好的工程。
2024/4/23 20:18:07 53.14MB DPU Xilinx PYNQ
1
调用Vivado的FIRCompilerIP核完成FIR滤波,含testbench与仿真,仿真结果优秀;
具体说明可参考本人博客。
CSDN博客搜索:FPGADesigner
1
利用Xilinx的Vivado套件(包括VivadoHLS)设计的精简指令集CPU架构,里面包含了各个模块所需的仿真文件。
下载资源的人需要先了解一下ARM指令集与ARM架构。
2024/4/16 5:44:08 978KB Vivado CPU RISC HDL
1
WHUT-逻辑与计算机设计第二个实验任务书(第三次课)个性课(vivado实现)要求实现21选1的数据选择器、22选1的数据选择器、23选1的数据选择器,24选1的数据选择器、25选1的数据选择器,2n选1的数据选择器。
2024/3/31 5:13:53 437KB WHUT-逻辑与计算机设计
1
Vivado_2018.1_license亲测有效,可以使用所有vivado功能。
2024/3/28 12:56:03 848B Vivado 2018.1 license
1
寄存器与计数器描述,VerilogHDL,Vivado仿真。
2024/3/7 17:20:24 91KB 寄存器编码 计数器编码 Vivado FPGA
1
利用VerilogHDL编写复位激励,Vivado仿真工程,可直接应用于实际开发中。
1
串行结构FIR滤波器的VerilogHDL代码,Vivado工程,含testbench与仿真,仿真结果优秀;
具体说明可参考本人博客。
CSDN博客搜索:FPGADesigner
2024/2/4 0:02:48 2.25MB Verilog FPGA Vivado FIR
1
共 127 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡