简单的Verilog语言编写的八位运算器,实现加减与或移位自增自减等运算,可以判断结果是否为0,是否有进位。
仿真波形图为没加仅为检测之前的,运行环境MaxPlus。
写的不好,求轻喷
2023/10/27 13:28:12 348KB 计算机 组成原理
1
采用Verilog语言,基于FPGA的VGA图像的显示,即能够在显示器上实现动态彩色图像的显示
2023/10/26 17:02:54 1.34MB FPGA
1
计算机组成与结构部分笔记,内容包括系统概论,Verilog语言及vivado使用,运算器等。
2023/10/26 7:33:13 968KB 计算机组成 学习笔记
1
夏宇闻-Verilog数字系统设计教程PPT和例题
2023/10/24 3:07:39 1.05MB Verilog 教程 例题
1
可用于图像处理算法在FPGA上的实现,另外可供初学者学习。
2023/10/18 22:09:10 10.7MB sobel、源码
1
使用verilog开发的RS485,可以设置波特率等相关485协议参数,经实际测试可以使用
2023/10/18 4:18:19 4KB rs485 verilog
1
EPM240最小系统串口开发板硬件设计protel99se原理图PCBBOM文件+Verilog串口通信逻辑工程源码,可用Protel或AltiumDesigner(AD)软件打开或修改,已经制板使用,可作为你产品设计的参考。
产品简介:1、 CPLD开发板实验板,支持EPM240,集成USB转UART芯片CH340G2、 串口输出控制模块,支持64路TTL电平输出3、 串口输出输入控制模块,支持32路TTL电平输入及32路TTL电平输出4、 串口控制模块硬件不变,64路输入输出应用功能定制产品特性:(1) 支持USB接口供电及排针供电,有选择跳线(2) USB转串口接口
1
Xilinx官方教程,如何使用ChipScope在线逻辑分析仪,讲解了ICON、ILA、VIO核的使用方法,使用的是Verilog语言。
在这个链接中使用VHDL语言将其进行了实现:http://blog.csdn.net/sundonga/article/details/42044007
2023/10/17 3:43:31 236KB xilinx chipscope
1
IEEE2001版的Verilog语法规范,详细描述了2001版Verilog的综合、仿真验证语句的语法和用例,帮助FPGA、ASIC前端开发员快速查阅Verilog语法。
2023/10/16 0:42:06 4.41MB Verilog规范
1
《基于XILINXFPGA的OFDM通信系统基带设计》以无线局域网物理层标准IEEE802.11a为实例,研究如何在FPGA上实现一个OFDM通信系统的基带收发机。
《基于XILINXFPGA的OFDM通信系统基带设计》在系统地给出了收发机模块划分的基础上,对每个模块的算法和FPGA实现进行详细探讨,内容涵盖一个完整无线通信系统的绝大部分模块,包括扰码、编码、交织、OFDM调制/解调、帧同步、频偏校正、符号同步、采样时钟同步、信道均衡、viterbi解码等。
《基于XILINXFPGA的OFDM通信系统基带设计》所有模块均在Xilinx公司大学计划Spartan一3EStarterKit开发板上验证通过,随书光盘附所有ISE工程文件和Verilog源码。
,《基于XILINXFPGA的OFDM通信系统基带设计》适用于电子与通信行业的高校学生和公司研究人员,既可以作为高年级本科生和研究生的教学教材,也可以作为通信行业技术人员的参考书和培训教材。
2023/10/13 14:47:12 31.09MB OFDM   FPGA XILINX 802.11
1
共 872 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡