用JK触发器方案一个3位轮回码计数器.已经对于电路图举行仿真,收缩为文件里搜罗仿真波形图
2023/5/2 19:11:42 242KB 数电实验 Quartus II
1
基于QuartusII的FPGA/CPLD方案作者:李洪伟袁斯华第1章可编程器件及EDA货物概述1.1可编程器件及其特色1.1.1CPLD1.1.2FPGA1.2EDA本领翰介及开拓软件1.2.1EDA本领1.2.2开拓软件1.3小结第2章QuartusII软件简介2.1QuartusII概述2.2方案软件2.3QuartusII体系特色总览2.4QuartusII体系配置配备枚举与装置2.5QuartusII集成货物及其底子成果2.6小结第3章QuartusII方案指南3.1QuartusII软件的使用概述3.2建树QuartusII工程3.3多种方案输入方式3.3.1文本编纂——ALDL、VHDL,VerilogHDL3.3.2图形方案输入3.4建树文本编纂文件3.5方案综合3.6引脚调配3.7仿真验证3.8时序阐发3.8.1时序阐发底子参数3.8.2指按时序申请3.8.3实现时序阐发3.8.4查验时序阐发下场3.9编程以及配置配备枚举3.10SignalTapII逻辑阐发仪的使用3.10.1在方案中建树SignalTapII逻辑阐发仪3.10.2行使MegaWizardPlug—InManager建树SignalTapII逻辑阐发仪3.10.3SignalT印II逻辑阐发仪的器件编程3.10.4查验SignalTapII采样数据3.11实例一个带清零以及计数使能成果的模可变计数器方案第4章硬件描摹语言(HDL)简介4.1HDL阻滞4.2多少种具备代表性的HDL语言4.2.1VHDL4.2.2VerilogHDL4.2.3Superlog4.2.4SystemC4.3种种HDL语言的体系结谈判方案方式4.3.1SystemC4.3.2Supeflog4.3.3Verilog以及VHDL在各方面的比力4.4目前可取的可行策略以及方式4.5未来阻滞以及本领倾向4.6国内阻滞的策略遴选4.7特色4.8VHDL方案流程4.9小结第5章VHDL法度圭表标准的底子结构5.1实体5.2结构体及其子结构描摹5.2.1结构体5.2.2VHDL子结构描摹5.3库与包群集及配置配备枚举5.3.1库(Library)5.3.2包群集(Package)5.3.3配置配备枚举(Configuration)5.4小结第6章用QuartusII方案罕用电路6.1组合逻辑电路方案6.1.1用VHDL描摹的译码器6.1.2用VHDL描摹的编码器6.1.3乘法器6.2时序逻辑电路方案6.2.1D触发器(DFF)6.2.2寄存器以及锁存器6.2.3分频器6.3存储器方案6.3.1ROM只读存储器6.3.2随机存储器RAM6.3.3FIFO6.4有限外形机6.4.1有限外形机的描摹6.4.2外形机的使用方案举例——空调抑制体系有限外形6.5基于QuartusII的其余方案示例6.5.1双向数据总线——行使三态门结构6.5.2锁相环路(PLL)6.6小结第7章基于QuartusII的数字电路体系方案7.1实例一按键去发抖方案7.2实例二单片机以及FPGA接口逻辑方案7.3实例三交通抑制灯7.3.1方案申请7.3.2方案阐发7.3.3方案模块7.4实例四数字秒表的方案7.4.1方案申请(秒表的成果描摹)7.4.2模块成果松散7.4.3方案实现、仿真波形以及阐发7.4.4秒表展现模块7.5实例五闹钟体系的方案7.5.1闹钟体系的方案申请及方案思绪1.5.2闹钟体系的译码器的方案7.5.3闹钟体系的移位寄存器的方案7.5.4闹钟体系的闹钟寄存器以及功夫计数器的方案7.5.5闹钟体系的展现驱动器的方案7.5.6闹钟体系的分频器的方案7.5.7闹钟体系的部份组装7.6实例六数字密码锁方案7.6.1方案申请7.6.2输入、输入端口描摹7.6.3模块松散7.6.4方案VHDL源法度圭表标准7.7实例七数字出租车计费器方案7.7.1方案阐发7.7.2顶层方案7.7.3成果子模块方案7.8实例八IIC总线通讯接口7.8.1方案阐发7.8.2VHDL方案源法度圭表标准7.8.3时序仿真下场及阐发第8章MC8051单片机方案8.1MC8051单片电机路方案概述8.1.1首要方案特色8.1.28051总体结谈判方案文件阐发8.1.3各个模块阐发8.2MC8051法度圭表标准包8.3MC8051内核的方案8.4按时计数器模块8.5串口模块8.6抑制模块8.7算术逻辑模块8.8小结附录
2023/4/30 20:14:32 14.95MB Quartus FPGA CPLD
1
四位数据比力器的VHDL实现搜罗源码仿真波形以及引脚配置配备枚举
2023/4/17 8:41:29 256KB VHDL EDA 四位数据比较器
1
约莫的CIC滤波器matlab法度圭表标准,能够直接编译,给出了滤波先后的仿真波形
2023/4/15 23:20:22 1002B CIC MATLAB
1
1.1课程设计目的 通过本课程的学习我们不仅能加深理解和巩固理论课上所学的有关PCM编码和解码的基本概念、基本理论和基本方法,而且能锻炼我们分析问题和解决问题的能力;
同时对我们进行良好的独立工作习惯和科学素质的培养,为今后参加科学工作打下良好的基础。
1.2课程设计内容利用MATLAB集成环境下的Simulink仿真平台,设计一个PCM编码与解码系统.用示波器观察编码与解码前后的信号波形;加上各种噪声源,或含有噪声的信道,最后根据运行结果和波形来分析该系统功能。
1.3课程设计要求1.熟悉MATLAB环境下的Simulink仿真平台,熟悉PCM编码与解码原理,构建PCM编码与解码电路图.2.对模拟信号进行采样、量化、编码(PCM),将编码后的信号输入信道再进行PCM解码,还原出原信号.建立仿真模型,分析仿真波形.3.在编码与解码电路间加上噪声源,或者加入含有噪声源的信道,并给出仿真波形。
4.在老师的指导下,要求独立完成课程设计的全部内容,并按要求编写课程设计学年论文,能正确阐述和分析设计和实验结果。
2023/2/11 21:27:44 1.14MB PCM 编码 解码器
1
Quartus软件入门及双向数据流总线的计划;计划一个8位位宽的双向数据总线,由使能端S控制总线数据流向,当S=00,C的数据赋给A;
当S=01,A的值赋给C;
S为其他值时,B的数据赋给C。
用VHDL编程计划该双向数据总线,并观察的仿真波形结果验证双向总线的功能。
2023/2/9 0:08:32 187KB 双向数据流总线
1
1.首先设计511位m序列(码源速率:组号*10k,例如第1组,为10k,第2组为20k,以此类推),作为数字调制的信号源,此模块不可使用现有控件;
在频域,比较511位m序列与伪随机PN序列的频谱;
2.设计QPSK通信系统的组成原理设计实现方案,提供原理图和Multisim仿真电路及仿真波形。
调制与解调模块不可使用现有控件;
载波频率自定,通常为MHz数量级;
相干解调直接采用与调制信号同频同相的正弦信号,无需设计本地载波恢复;
3.设计QPSK调制器与解调器中涉及的正弦信号与方波信号,此模块可使用现有控件;
4.设计QPSK调制器与解调器中涉及的串并变换与并串变换,此模块不可使用现有控件;
5.设计QPSK调制器与解调器中涉及的滤波器,此模块可使用现有控件,但需要详细说明滤波器的形式、设计的参数、滤波器的传递函数、滤波器的幅频特性等;
6.在时域,观察QPSK各模块输出波形、眼图;
在频域,观察已调信号、调制信号的频谱和传输带宽;
画出系统误码率与接收端信噪比SNR的关系;
7.将QPSK等做成子系统以便调用;
8.生成至少包含5种谐波分量的模拟信号源或是语音信号;
9.将5中的信号源利用Δm或是PCM量化后,用2中的QPSK系统传输并恢复;
10.在发送端与接收端之间加入白噪声,模拟高斯信道,信噪比自行设定。
分析6中的抗噪声功能,给出误比特率等功能参数;
11.撰写课程设计报告。
2023/1/13 11:20:37 38.04MB systemview QPSK  PCM
1
38译码器,分别用case语句和if语句编写,均已通过仿真验证,并附有仿真波形图。
2021/8/6 15:37:10 4KB VHDL语言 38译码器
1
已知铣床主拖动电机晶闸管供电的双闭环直流调速系统如图2-1所示,整流装置采用三相桥式电路,基本数据如下:•直流电动机:额定电枢电压=220V,额定电枢电流=55A,额定转速=1000r/min,电动机电动势系数Ce=0.1925Vmin/r,允许过载倍数λ=1.5;
•晶闸管装置放大系数:Ks=44;
整流装置平均滞后时间常数=0.00167s,•电枢回路总电阻:R=1.0Ω;
•时间常数:电枢回路电磁时间常数=0.017s,电力拖动系统机电时间常数Tm=0.075s;
•电枢电流反馈系数:β=0.121V/A(≈10V/1.5),电流滤波时间常数=0.002s;
•转速反馈系数α=0.01V.min/r(≈10V/);
转速滤波时间常数=0.01s;
设计要求:图2-1转速电流双闭环调速系统框图(1)用工程设计法设计电流调理器,电流超调量≤5%;
(2)用工程设计法设计转速调理器,实现转速无静差,空载起动到额定转速时的转速超调量≤20%。
(3)在Matlab仿真软件中构建仿真模型;
(4)根据仿真结果修正和调整并确定转速调理器的比例增益和积分时间常数,并用Plot函数绘制理想空载转速下,设定转速800r/min下电机启动过程,转速和电枢电流波形。
(5)根据仿真结果修正和调整并确定转速调理器的比例增益和积分时间常数,在负载电流=35A下从零速启动,达到设定转速800r/min后,经过15s负载电流增大到=45A,并用Plot函数绘制此过程中转速和电枢电流波形。
(6)对仿真波形及结果进行分析。
1
Verilog利用IP核完成定点转浮点运算,quartus直接调用ip,内附有modulesim仿真测试模块,testbench文件和仿真波形
2015/4/26 22:40:25 3.12MB Verilog IP核
1
共 40 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡