本程序主要是VerilogHDL语言编写的FIFO程序,主要实现数据的缓冲写入和读取的功能,FIFO的存储深度可通过修改程序中相关的参数来进行实现,有利于方便修改。
2024/3/7 0:40:43 2KB Verilog FIFO程序
1
我自己原创的用veriloghdl语言编写的一个(7,3)循环码的编码器.文件压缩包中除了有.v的源文件外,还把在maxplusII下仿真波形图的文件也包括进去了,供网友参考.仿真中输入了两个信息码字分别是"011"和"101".生成多项式采用的是x^4+x^3+x^2+1
2024/2/10 15:36:46 37KB verilog 循环码 编码
1
这个是在QuartusII平台上用VerilogHDL语言写的七人表决器工程,用的是文本输入方式。
芯片选的是用的CycloneII:EP2C35F484I8芯片。
其中双击.qpf文件可直接打开此工程;
双击.v文件可打开此程序源码;
双击.vwf可打开此工程的仿真文件,可以直接仿真结果。
2024/1/24 0:09:26 280KB Verilog HDL Quartus II
1
节省大量硬件资源,16位数字信号到模拟信号的转换器,源代码是用VerilogHDL语言写的,这是我在做FPGA时开发的,其代码内容可以移植到嵌入式系统中……
2023/10/11 10:52:53 848B DA
1
VerilogHDl语言实现CPLD-EPC240与电脑的串口通讯QUARTUS逻辑工程源码,本模块的功能是验证实现和PC机进行基本的串口通信的功能。
需要在//PC机上安装一个串口调试工具来验证程序的功能。
//程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控//制器,10个bit是1位起始位,8个数据位,1个结束//位。
串口的波特律由程序中定义的div_par参数决定,更改该参数可以实//现相应的波特率。
程序当前设定的div_par的值是0x145,对应的波特率是//9600。
用一个8倍波特率的时钟将发送或接受每一位bit的周期时间//划分为8个时隙以使通信同步.
1
【寄存器组设计实验】mips32位字长的32个寄存器组成的寄存器组用verilogHDL语言描述
2023/9/26 8:33:27 4.99MB mips 寄存器组
1
使用verilogHDL语言编写IIC协议,用FPGA读取mpu6050数据,其他可用IIC读数器件操作类似
2023/9/5 13:24:57 9K verilog IIC mpu6050 fpga
1
用verilogHDL语言通过两种方法实现设计2倍频
2023/8/19 18:37:47 655B 倍频
1
采用quarterii,VerilogHDL语言,DE2-70开发板做VGA部分实验的时候会有用
2023/8/12 15:48:39 13.65MB vga de2-70
1
PID算法的FPGA实现的quartus工程,使用语言为VerilogHDL语言,已经完成了编译,可以正常使用。
2023/6/30 15:47:41 16.21MB FPGA实现PID
1
共 27 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡