VerilogHDL是硬件描述语言的一种,用于数字电子系统设计。
它允许设计者用它来进行各种级别的逻辑设计,可以用它进行数字逻辑系统的仿真验证、时序分析、逻辑综合。
它是目前应用最广泛的一种硬件描述语言。
据有关文献报道,目前在美国使用VerilogHDL进行设计的工程师大约有60000人,全美国有200多所大学教授用Verilog硬件描述语言的设计方法。
在我国台湾地区几乎所有著名大学的电子和计算机工程系都讲授Verilog有关的课程。
2024/9/7 17:41:01 1.73MB Verilog
1
含数据通路图、状态转换图、相关文档、verilog源码以及测试代码
2024/9/7 0:57:48 615KB 计组课设
1
用verilog实现的微程序型的简单CPU源代码,严格按照计算机组织与结构中CPU结构的设计,已测试可以运行。
2024/9/5 15:26:49 11KB verilog cpu
1
Quartus实现计时器Verilog语言可直接在DE2上运行
1
已经过调试的简易逻辑分析仪代码,用verilog写的。
2024/8/31 16:45:38 650KB 逻辑分析仪 verilog
1
洗衣机控制器的要求1)设计一个电子定时器,定时时间为99秒,控制洗衣机作如下运转:启动→正转20秒→暂停10秒→反转20秒→暂停10秒→定时时间未到回到“正转20秒→暂停10秒→……”,定时到则停止;
2)若定时到,则停机发出LED全亮作为指示信号;
3)用数码管显示洗涤的剩余时间(秒数),按倒计时方式对洗涤过程作计时显示,直到时间到,停机;
洗涤过程由按下按键开始;
用LED0、LED3、LED6分别表示“正转”、“暂停”、“反转”三个状态,按复位键返回初始状态。
FPGA芯片为XILINX的XC7A100T,软件版本vivado2018.2,程序已经写好绑上自己的管脚就能用,里面有debug和testbench调试程序。
2024/8/29 5:25:01 22.48MB vivado fpga verilog 洗衣机控制程序
1
FT245是一种实现SoC和PC机之间USB互联的芯片,工作模式为并行方式,并且有发送和接收缓存,此代码为基于FPGA的Verilog程序,代码移植性高,可读性强
2024/8/28 20:47:49 9KB FT245 usb FPGA
1
程序里面有我自己调试过的无刷直流电机驱动程序,还有串口收发,按键消抖的完整程序
2024/8/28 1:46:38 3.45MB verilog 串口 无刷直流电机驱动 PWM
1
数字电子技术课程设计医院病房呼叫系统纯VeriLog代码实现,涉及二分法,4位数码管译码器,和蜂鸣器的使用等。
比较适合入门或者参考为课设。
1
XilinxISE11.1的跑马灯程序,是基于Spartan-3AN入门板套件的,里面就两个关键文件,一个是verilog源文件(TestLED.v),一个用户约束文件TestLED.ucf(不是Spartan-3AN类型平台,对照你自己的板卡引脚说明文档相应修改即可),自己只需把这两个文件添加到工程中,然后综合,再创建bit下载文件,用iMpact烧录到器件中。
这是初学者学习FPGA非常直观的一个入门实例。
2024/8/25 19:22:47 47KB Xilinx ISE11.1 Spartan-3AN 跑马灯
1
共 730 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡