基于FPGA的h.264压缩实现
2023/9/23 11:15:34 942KB h264 verilog
1
1.设计制作一个自动售货机控制系统。
2.该系统能完成货物信息存储,进程控制,硬币处理,余额计算,显示等功能。
3该系统可以管理四种货物,每种的数量和单价在初始化时输入,在存储器中存储。
用户可以用硬币进行购物,按键进行选择。
4系统根据用户输入的货币,判断钱币是否够,钱币足够则根据顾客的要求自动售货,钱币不够则给出提示并退出。
5系统自动的计算出应找钱币余额、库存数量并显示。
2023/9/20 20:56:55 68KB FPGA 自动售货机 控制系统
1
基于fpga的4ppm编码调制verilog代码简单易懂
2023/9/6 22:21:15 697B ppm 编码 调制 fpga
1
一个基于FPGA的乒乓球电路的设计,给出了设计方法和程序的原代码。
2023/9/4 12:01:26 309KB FPGA
1
一种基于FPGA的DFT算法实现的研究,经过本人验证,修改和测试,实现64点的DFT算法设计。
2023/9/4 6:31:30 669KB DFT
1
基于FPGA的FM调制与解调,资源为FM工程文件和说明文件,软件QuartusII11.0,语言verilogHDL,调制信号为正弦波,载波信号为正弦波,FM调制直接调频(DDS技术),FM解调非相干解调(微分,取绝对值,低通滤波器)。
一个完整的FM调制/解调系统主要分为模数(AD)转换器、FM调制器/解调器和数模(DA)转换器这三部分。
在本次设计中,信源用正弦波代替,载波同样也是正弦波,在FPGA内部通过DDS产生正弦信号来模拟AD采样数据。
在做FM解调器的实现时,调制器的输出直接在FPGA内部连接解调器的输入,不经过DAC输出与ADC输入,解调器直接输入调制后的离散的波形数据。
如图1所示,直接用数字已调信号代替量化后的模拟已调信号,虚线方框内的部分省略掉了。
2023/9/1 14:48:49 8.01MB FPGA调制解调 FM调制解调 Quartus II
1
在通信原理实验系统中,已获得广泛应用的调制方式有很多,本设计仅针对QPSK的调制解调方式用FPGA来实现。
2023/8/24 21:57:31 13KB FPGA
1
FPGASD卡读写FPGASDCardReaderFPGASD卡读写FPGASDCardReader
2023/8/24 14:50:25 11.57MB FPGA
1
基于FPGA的VGA图像显示控制器设计;
2023/8/20 14:32:27 1.53MB VGA
1
共 355 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡