ElectricCircuits9/eisthemostwidelyusedintroductorycircuitstextbookofthepast25years.Asthisbookhasevolvedovertheyearstomeetthechanginglearningstylesofstudents,importantly,theunderlyingteachingapproachesandphilosophiesremainunchanged.Thegoalsare:-Tobuildanunderstandingofconceptsandideasexplicitlyintermsofpreviouslearning-Toemphasizetherelationshipbetweenconceptualunderstandingandproblemsolvingapproaches-Toprovidestudentswithastrongfoundationofengineeringpractices.
2021/2/22 19:32:32 37.06MB Circuit Design && 电子电路
1
Matlab代码sqrt矩阵平方根的硬件实现使用VerilogFPGA的矩阵平方根作者:钱江恒日期:2018年9月25日版本:2.0MATLAB文件:一种。
软体:MATLABR2018aVerilog文件:一种。
平台:AlteraDE2i-150FPGA板b。
模仿:AlteraModelsimC。
软体:Quartus13.0sp1该存储库负责使用有限状态机在硬件平台中实现矩阵平方根。
为了验证硬件执行的结果,使用了MATLAB代码,如在[Matrix_Square_Root.m]中所示。
涉及两种迭代方法,包括:【Mat_SQRT_Meini.v】:Meini方法,基于循环约简算法(CR)。
【Mat_SQRT_DB.v】:基于矩阵符号函数迭代的DenmanandBeavers(DB)方法。
可以参考:B.Iannazzo,“关于计算矩阵平方根的注释”,Calcolo,第1期。
40,No.4,pp.273-283,2003。
2015/5/12 12:20:48 161KB 系统开源
1
本文件所有代码已经调试好,默认使用者的Ubuntu已经装好了PX4-Autopilot,使用方法:1.首先source一下本工作空间:source~/multi_uav_test202206/devel/setup.bash2.打开QGC,没安装就本人下载;
2.打开终端输入:roslaunchpx4multi_uav_mavros_sitl.launch3.再打开一个终端输入rosrunoffboardoffboard_node4.成功后会看到三架无人机画圆。
2020/3/9 11:03:17 488KB PX4 多机协同 多机协同仿真 gazebo
1
Modelsimse是一款专业的HDL语言仿真软件,它能提供友好的仿真环境,是业界独一的单内核支持VHDL和Verilog混合仿真的仿真器。
它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。
2016/11/14 22:10:26 500.68MB modelsim FPGA仿真
1
IEEEStandardVerilogHardwareDescriptionLanguageIEEE_Verilog_2001
2020/2/6 7:07:34 4.33MB fpga开发
1
包含了对EEPROM先写再读的全部形态过程,包含EEPROM官方文档,对照i2c协议理解,适合FPGA小白
2021/3/19 16:12:22 535KB verilog i2c fpga vivado
1
====================================================================CodedBy:unisEmail:iarkgen@gmail.comTeam:noneProtection:RSA2048,SHA1,CustomGreetings:_SiNnEr_[CORE],[MESMERiZE],F0RB1DD3N[tPORt]Thanksto:RageSV,MesSir,delphilover!====================================================================HowtoUse:-----------1.InstallRADStudioXE7UP1RTMwithgeneratedSerialNumber!!!Thisisveryimportantstep!!!!!!!!!!!!!!Donotuseanyotherserialnumbersfrominternet!!!2.Click"Patch".3.EnteryourRegistrationCode...Orleavethisfieldemptythenthekeygenitselfreadoutthatcodeonthenextstep.4.Click"GenerateActivationFile".5.StartRADStudio.6.Ifapplicationcrashatstart,excludebds.exefromDEP.7.Ifpossible,blockinternetaccessfromtheapplication!(reco妹妹ended)---Ifyouhaveanyproblem,plssendmelog(rightmouseclick,onmemo->showLog)---Enjoy!!!
2021/10/19 2:52:42 1.23MB XE7 UP1 注册机
1
移相器是把输入信号的相位挪动相应的度数
2017/5/4 20:23:48 1KB verilog
1
内容名称:DDR3(AXI4接口)工程代码工程环境:XilinxVIVADO2018.3内容概要:使用XilinxVIVADO中的MIGIP核,设计了外部读写模块Verilog代码,并对读写模块进行封装,封装成一个类似BlockRAM/FIFO的黑盒子,以便在实际使用中直接调用外部接口。
本工程将核心参数(比如数据位宽、DDR突发长度、数据量大小等)设置成parameter,便于读者根据本身项目需求进行调整。
本工程经过FPGA上板实测,工程建立与代码实现的原理已在博客主页进行讲解,以便于读者理解。
适合人群:FPGA(VIVADO)使用者,掌握Verilog。
阅读建议:结合主页博客讲解进行阅读。
2020/1/10 15:45:47 49.71MB fpga ddr VIVADO
1
内容名称:DDR3(APP/Naive接口)工程代码工程环境:XilinxVIVADO2018.3内容概要:使用XilinxVIVADO中的MIGIP核,读写位宽设置为128比特,并设计了外部读写模块Verilog代码,直接对Xilinx定义的APP接口进行操作。
本工程已经过Testbench测试无误,并已将仿真所需的头文件ddr3_model_parameters.vh和DDR3仿真模块文件ddr3_model.sv添加进工程中,读者下载后能直接进行仿真。
本工程的建立、代码实现原理、仿真测试讲解等已在博客主页文章中进行展现,以便于读者理解。
适合人群:FPGA(VIVADO)使用者,掌握Verilog。
阅读建议:结合主页博客讲解进行阅读。
2017/11/11 17:56:43 299.4MB fpga ddr VIVADO
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡