VHDL频率计,可以最小频率是1HZ,最大由FPGA的芯片限制。
可以精确测量方波频率。
2017/11/16 22:38:42 355KB VHDL 频率计
1
通过51单片机,采用等精度测量法,可以测量1~1M以内的信号的频率,测量精度在<1/1000,并通过LCD1602显示。
程序包内提供C51原程序代码(采用keil开发)和仿真电路图(采用proteus开发)。
并可通过外部添加分频器来扩展测量量程。
程序编写合理,方便阅读,容易扩展。
2018/4/4 13:20:10 99KB 等精度 频率计 51单片机 LCD1602
1
基于Multisim8的简略单纯数字频率计仿真
2019/10/17 9:51:18 562KB 简易数字频率计仿真
1
实验课需求用到且调试通过~LIBRARYIEEE;--有时钟使能的十进制计数器USEIEEE.STD_LOGIC_1164.ALL;ENTITYCNT10ISPORT(CLK:INSTD_LOGIC;--计数时钟信号CLR:INSTD_LOGIC;--清零信号ENA:INSTD_LOGIC;--计数使能信号CQ:OUTINTEGERRANGE0TO15;--4位计数结果输出CARRY_OUT:OUTSTD_LOGIC);--计数进位ENDCNT10;。




2018/2/18 23:28:57 162KB VHDl
1
基于cyclone芯片开发的数字频率计,接纳4位共阳数码管显示
2021/5/20 14:16:54 4KB 数字频率计
1
项目名称:简易频率计设计********************************************** 功能描述:1.测量信号的频率(0.1-2MHz)* 2.测量信号周期* 3.刷新时间可调理(1-9S)* 4.显示单位可选择*********************************************** 设计者:************************************************** 日期:2009-4-30************************************************ 备注:2009电子大赛训练项目*
2022/9/5 1:47:49 16KB 数字频率
1
51单片机+数码管组成频率计显示电路+源代码+Proteus仿真电路
1
1.八位二进制加法器的设计2.十进制加法计数器的设计3.数字频率计的设计4.倒计时秒表设计有原理图及VHDL言语的部分代码
2016/1/12 9:47:29 645KB 数字电路 加法器 计数器 频率计
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡