基于quartusII实现的全加器内含实现全加器的VHDL代码、逻辑图(BDF)以及激励波形文件(VWF)。
2024/12/19 16:35:21 316KB quartus II VHDL
1
本代码是十字路口的交通灯设计。
软件用的是QuartusII。
功能介绍:用DE2实验板上的LED发光二极管显示车辆通过的方向(东西和南北各一组),用数码管显示该方向的剩余时间。
要求:工作顺序为东西方向红灯亮45秒;
南北方向绿灯先延时2秒再亮36秒,后5秒黄灯亮。
然后南北方向红灯亮45秒;
东西方向红灯先亮2秒再绿灯亮40秒,后5秒黄灯亮。
依次重复。
有紧急事件时允许将某方向一直开绿灯或者开红灯,另外允许特定情况两方向均为红灯,车辆禁行,比如十字路口恶性交通事故时,东西,南北两个方向均有两位数码管适时显示该方向亮灯时间。
2024/12/1 4:24:29 243KB 交通灯控制 VHDL DE2
1
IP核的license文件,里面含有大量IP的license,亲测可用
2024/11/1 15:11:13 30KB FPGA QuartusII license 工具
1
使用QuartusII开发、基于VHDL语言实现的电子时钟,在睿智四代AX4010板子上进行验证。
实现的功能有:时分秒显示、重置、按键消抖、整点报时。
补充说明:1.代码可能还不完善,供参考学习使用。
2.顶层连线图中部分连线是采用了“隔空连线”的方法,就是右键管脚直接绑定,这样可以使顶层图连线尽可能少,以减少线的交叉。
所以需要读懂每个接口的输入输出。
2024/10/13 11:54:37 505KB 数字系统 电子钟 实验报告
1
南昌大学2015年EDA实验课最后一个规定实验,Quartus版本为9.0,所用芯片为EP2C35F672C8
2024/10/10 21:28:05 473KB QuartusII EDA Verilog
1
这是基于相位选择法的QPSK调制的源码,采用的是verilog,用QuartusII,modelsim综合仿真通过。
该方法不同于《通信原理》书上的方法。
是基带处理中常用的方法
2024/9/25 15:35:57 2KB QPSK 调制 相位选择法
1
基于verilog的PRESENT加密算法,包含源码、testbench、QuartusII的波形文件等等,加密结果检验正确,可以通过modelsim看所有中间变量结果。
2024/9/14 1:44:10 7KB HDL 密码算法 加密
1
设计的综合性环境,也是适合SOPC的最全面的设计环境。
它拥有现场可编程门阵列(FPGA)和复杂可编程逻辑器件(CPLD)设计...本文以QuartusII4.0为设计平台,以FPGA为核心,设计了一个具体数字系统即带计时器功能的秒表系统
2024/8/31 21:10:14 137KB quartus ii 秒表
1
基于SOPC,以QuartusII、SOPCBuilder和NiosIIIDE等软件为工具,C语言编程
2024/8/25 18:49:08 10.71MB SOPC 抢答器
1
本矩阵键盘扫描接口实验是基于VHDL语言的可编程逻辑器件的设计,使用的芯片为FPGA或CPLD,软件为Quartusii
2024/7/24 20:43:03 1.51MB 矩阵键盘扫描接口 FPGA VHDL语言
1
共 84 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡