这是我毕业设计的程序。
我的毕业设计题目是“串口/USB接口的上位机软件设计”,其实现的功能相当于基于PC的数字示波器。
里面的程序包括USB驱动(可直接在电脑上安装的,32位和64位的),USB芯片CY7C68013A固件,FPGA程序(USB2.0速度测试和数字示波器的FPGA程序),上位机程序(使用C#,基于VisualStudio2010)。
硬件板子是在淘宝上买的,是梁子开发板系列的USB2.0+SDRAM+FPGA这一块。
要有硬件就可以直接展示,下载固件,安装驱动,下载FPGA程序,打开上位机即可。
硬件前端是AD采集模拟信号,就像示波器的模拟信号输入口。
我买的AD模块是坏的,朋友要买一块或自己做一块来插在板子是就行啦,AD的FPGA程序不难。
在我的这个程序里,数据是我让FPGA产生的100K方波和正弦波,在上位机里可以看到。
我的论文我将放在csdn、新浪资源共享里和百度文库里,朋友可以查看参考。
2025/12/3 21:37:55 7.34MB 上位机 USB FPGA程序
1
Verilog实现可逆计数器,可根据需要调节周期,且该程序已在Basys2开发板上验证成功。
2025/6/7 12:44:48 166KB Verilog FPGA 可逆计数器
1
《基于FPGA的数字图像处理原理及应用》第五章系统仿真Qt测试程序&FPGA;程序
2025/2/23 14:33:54 66.23MB FPGA 数字图像处理 Qt 系统仿真
1
倒车雷达实例,每1s产生1个超声波测距模块所需的10us高脉冲激励,并用数码管以16进制数据显示回响信号的高脉冲计数值(以10us为单位),与此同时,蜂鸣器根据障碍物远近,也会相应的发出不同频率的响声。
2025/1/4 4:39:21 5.06MB FPGA VHDL 超声波 数码管
1
一个基于verilog的fpga程序,AD采集
2024/12/11 22:54:54 42KB AD转换 veriolg
1
FT245是一种实现SoC和PC机之间USB互联的芯片,工作模式为并行方式,并且有发送和接收缓存,此代码为基于FPGA的Verilog程序,代码移植性高,可读性强
2024/8/28 20:47:49 9KB FT245 usb FPGA
1
1、资料包含二阶环路设计简要说明,Matlab程序,Matlab程序模拟FPGA工作方式,对各变量进行了量化处理2、资料包含使用Vivado2015.4.2版本的工程文件,可直接运行查看仿真结果3、参考资料为杜勇老师的《锁相环技术原理及其FPGA实现》
2024/3/30 19:03:21 31.04MB 二阶锁相环 Matlab FPGA Vivado
1
数字滤波器的MATLAB与FPGA实现.iso的光盘文件,内含FPGA程序
2024/2/10 15:57:40 165.08MB matlab FPGA
1
常用接口的FPGA程序,用ISE打开工程文件即可,包括CAN,ETH,IIC,IWBBUSCHANGE,UART,USB,VGA.
2023/10/6 15:34:44 1.85MB can eth iic uart
1
在FPGA/CPLD内实现RS232接口的发送和接收程序,使用VHDL语言描述。
2023/9/24 14:42:50 225KB RS232 VHDL
1
共 14 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡