VerilogHDL是硬件描述语言的一种,用于数字电子系统设计。
它允许设计者用它来进行各种级别的逻辑设计,可以用它进行数字逻辑系统的仿真验证、时序分析、逻辑综合。
它是目前应用最广泛的一种硬件描述语言。
据有关文献报道,目前在美国使用VerilogHDL进行设计的工程师大约有60000人,全美国有200多所大学教授用Verilog硬件描述语言的设计方法。
在我国台湾地区几乎所有著名大学的电子和计算机工程系都讲授Verilog有关的课程。
2024/9/7 17:41:01 1.73MB Verilog
1
FPGA数字电子系统设计与开发实例导航(随书源代码),拷贝到非中文目录下,用ISE直接打开工程文件即可
2024/2/14 9:01:24 1.62MB FPGA 源代码
1
电路设计,尤其是现代高速电路系统的设计,是一个随着电子技术的发展而日新月异的工作,具有很强的趣味性,也具有相当的挑战性。
《高速电路设计与仿真分析:Cadence实例设计详解》的目的是要使电子系统设计工程师们能够更好地掌握高速电路系统设计的方法和技巧,跟上行业发展要求。
2023/9/28 4:56:20 176.42MB cadence Sigrity 高速电路设计
1
电子系统设计与实战STM32FPGA控制版stm32+fpga,硬件设计好书
2023/8/27 22:47:04 90.72MB 电子系统设计 实战 STM32 FPGA控制版
1
本书系统地论述了FPGA的设计方法,并给出了大量综合电子系统设计项目实例。
全书共11章。
第1章引见FPGA电子系统的设计方法;
第2章引见QuartusⅡ使用方法;
第3~7章引见FPGA硬件描述语言VHDL的特点、VHDL语言中常用的数据、运算符、顺序描述语句和并行描述语句、时钟信号描述、有限状态机等基本概念和应用;
第8章引见门电路、组合逻辑电路、触发器、时序逻辑电路(与阎石主编的《数字电子技术基础》(第4版)一致),并对其中的各种功能芯片以及基于VHDL与FPGA的实现方法进行了讲解;
第9章引见FPGA外围电路——集成运算放大器及其各种应用;
第10章和第11章给出了基于FPGA的综合电子系统设计实例。
2016/4/22 13:30:23 90.97MB FPGA VHDL
1
次要是讲解FPGA开发的实际例子,又很强的实际实践作用,可以在工程上实现。
2019/2/6 19:12:18 5.96MB FPGA
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡