本科毕业设计用的非常简洁实用的代码,VHDL实现
2024/6/20 1:44:32 1.92MB 频率计 VHDL
1
简易数字频率计,内含报告和电路图,比较详细,电工电子课程设计会很简单
2024/5/19 9:29:34 2.19MB 频率计
1
这个是15国赛国一频率计32407vet6的mcu控制部分
2024/3/31 21:05:57 5.64MB 国赛 频率计stm32 部分
1
基于verilog的数字频率计代码仿真和报告
2024/2/15 16:33:57 412KB 数字频率计
1
用altera的CYClone系列的fpga,verilog写的代码,可以分离出LCD显示字符和变量(频率值)的程序,用的是AD9226,12位AD,可以精确测量,经调试可测频率高达100MHZ,误差小于0.01.
2023/12/15 10:02:33 662KB 已经过调试
1
频率计我们综合课设时同学们用protues做的数字频率计
2023/10/3 7:06:49 129KB 频率计
1
本文要设计一个8位十进制数字频率计,需要由四种器件来组成,即:测频控制信号发生器(FTCTRL)、有时钟使能的十进制计数器(CNT10)、32位锁存器(REG32B)、除法器模块(division).因为是8位十进制数字频率计,所以计数器CNT10需用8个,7段显示LED7也需用8个.频率测量的基本原理是计算每秒钟内待测信号的脉冲个数。
为此,测频控制信号发生器FTCTRL应设置一个控制信号时钟CLKK,一个计数使能信号输出端CNT_EN、一个与CNT_EN输出信号反向的锁存输出信号Load、和清零输出信号RST_CNT。
如CLKK的输入频率为1HZ,则输出信号端CNT_EN输出一个脉宽恰好为1秒的周期信号,可以作为闸门信号用。
由它对频率计的每一个计数器的使能端进行同步控制。
当CNT_EN高电平时允许计数,低电平时停止计数,并保持所计的数。
2023/8/10 10:24:18 126KB FPGA 频率计
1
基于VHDL的数字频率计设计,希望这个文档对大家有所帮助。
2023/7/26 6:14:44 321KB VHDL
1
数字频率计成果(1)方案一个4位数字展现的十进制频率计,其丈量规模为1MHz。
(2)丈量值经由4个数码管展现以8421BCD码方式输入;
(3)付与影像展现方式,即计数进程中不展现数据,待计数进程竣当时,展现计数下场,并将此展现下场相持到下一次计数竣事。
展现功夫应不小于1s。
(4)可经由开关实现量程抑制,量程分10kHz、100kHz、1MHz三档(最大读数分别为9.999kHz、99.99kHz、999.9kHz);
当输入信号的频率大于响应量程时,有溢出展现。
2023/4/8 8:13:46 729KB FPGA
1
已经过modelsim仿真验证,实际操作中可以串口发生NC和NX的值以供计算,误差<0.01%,频率范围1hz-150Mhz
2023/3/4 16:24:16 17.56MB 范围广
1
共 27 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡