数字电路仿真实验报告,用Multisim软件仿真数字频率计。
2025/2/21 4:52:04 303KB multisim仿真
1
在quartus里生成正弦波,三角波和锯齿波,每个模块也可以单独生成。
2025/1/16 10:40:28 4.85MB quartus DDS
1
电赛一等奖!简易数字频率计设计
2025/1/9 22:19:36 3.32MB 电赛 数字频率计
1
FPGA数字频率计数码管显示,非常好用,在黑金的板子上最好,不用改什么。
2024/9/11 11:43:07 6.98MB FPGA 频率 数码管
1
基于VerilogHDL数字频率计的设计与实现,工程
2024/9/2 15:13:47 4.16MB VerilogHDL 数字频率计 占空比 quartus
1
数字频率计1~1MHz,,已经成功,proteus8.0运行,keil4.0版本。
希望对你有用哟·
2024/8/18 4:58:41 79KB 数字频率计
1
本科毕业设计用的非常简洁实用的代码,VHDL实现
2024/6/20 1:44:32 1.92MB 频率计 VHDL
1
简易数字频率计,内含报告和电路图,比较详细,电工电子课程设计会很简单
2024/5/19 9:29:34 2.19MB 频率计
1
这个是15国赛国一频率计32407vet6的mcu控制部分
2024/3/31 21:05:57 5.64MB 国赛 频率计stm32 部分
1
基于verilog的数字频率计代码仿真和报告
2024/2/15 16:33:57 412KB 数字频率计
1
共 32 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡