EMCVNX存储重置暗码
1
安装opencv时,需求下载的文件:face_landmark_model.dat、ippicv_2020_lnx_intel64_20191018_general.tgz
2016/8/25 19:08:48 91.26MB opencv
1
NXT代电路图
2015/1/4 20:56:06 12.31MB FUJINXT电路图
1
内容名称:DDR3(AXI4接口)工程代码工程环境:XilinxVIVADO2018.3内容概要:使用XilinxVIVADO中的MIGIP核,设计了外部读写模块Verilog代码,并对读写模块进行封装,封装成一个类似BlockRAM/FIFO的黑盒子,以便在实际使用中直接调用外部接口。
本工程将核心参数(比如数据位宽、DDR突发长度、数据量大小等)设置成parameter,便于读者根据本身项目需求进行调整。
本工程经过FPGA上板实测,工程建立与代码实现的原理已在博客主页进行讲解,以便于读者理解。
适合人群:FPGA(VIVADO)使用者,掌握Verilog。
阅读建议:结合主页博客讲解进行阅读。
2020/1/10 15:45:47 49.71MB fpga ddr VIVADO
1
本篇文章主要介绍了利用nginx处理cookie跨域访问的方法,小编觉得挺不错的,现在分享给大家,也给大家做个参考。
一起跟随小编过来看看吧
2017/4/12 20:58:08 60KB nginx cookie跨域 nginx 跨域
1
内容名称:DDR3(APP/Naive接口)工程代码工程环境:XilinxVIVADO2018.3内容概要:使用XilinxVIVADO中的MIGIP核,读写位宽设置为128比特,并设计了外部读写模块Verilog代码,直接对Xilinx定义的APP接口进行操作。
本工程已经过Testbench测试无误,并已将仿真所需的头文件ddr3_model_parameters.vh和DDR3仿真模块文件ddr3_model.sv添加进工程中,读者下载后能直接进行仿真。
本工程的建立、代码实现原理、仿真测试讲解等已在博客主页文章中进行展现,以便于读者理解。
适合人群:FPGA(VIVADO)使用者,掌握Verilog。
阅读建议:结合主页博客讲解进行阅读。
2017/11/11 17:56:43 299.4MB fpga ddr VIVADO
1
XilinxSrio详解&IP核使用,还算比较有用的材料,尤其是对IP核接口各个信号的说明很有用,基本值得参考
2019/7/10 3:36:03 2.15MB rapidio
1
xilinxDDR3控制migIP的应用1-5,还包含其他一些材料信息,学习的好材料xilinxDDR3控制migIP的应用1-5,还包含其他一些材料信息,学习的好材料
2017/4/22 23:13:45 18.17MB vivado ddr3
1
Nginx日志切割剧本
2015/2/26 10:42:34 331B nginx 脚本语言
1
单片机开发MDKkeilARM,Keil提供了包括C编译器、宏汇编、链接器、库管理和一个功能强大的仿真调试器等在内的完整开发方案,通过一个集成开发环境(μVision)将这些部分组合在一起。
运行Keil软件需要WIN98、NT、WIN2000、WINXP等操作系统。
如果你使用C语言编程,那么Keil几乎就是你的不二之选,即便不使用C语言而仅用汇编语言编程,其方便易用的集成环境、强大的软件仿真调试工具也会令你事半功倍。
2016/8/6 7:32:28 174.35MB keil Keil keil4 Keil4
1
共 932 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡