华科组原课设,在logisim平台实现单周期CPU,5段流水线,理想流水线,插气泡和数据重定向处理各种冲突,包含老师给的各种测试案例和运行结果,以及各种毛病处理。
包括任务书和mips指令集
2021/6/19 16:39:44 1.22MB logisim 单周期CPU
1
本书是普通高等教育“十二五”国家级规划教材,第一版被列为“面向21世纪课程教材”,并于2002年获全国普通高等学校优秀教材二等奖。
为了跟踪和反映计算机技术的发展,新版教材在第一版的基础上进行了较大的修改,补充了新内容,进一步提高了可读性和系统性。
  本书除了着重论述体系结构的基本概念、基本原理、基本结构和基本分析方法以外,还强调采用量化的分析方法,使读者能更具体、实际地分析和设计计算机体系结构。
  全书共7章:计算机体系结构的基本概念,计算机指令集结构设计,流水线技术,指令级并行,存储层次,输入/输出系统,多处理机。
主要内容有:主要内容有:计算机体系结构的概念以及并行性概念的发展,DLX,流水线的基本概念和功能分析,流水线的相关问题,向量处理机,指令动态高度,超标题和超长指令字技术,分支处理技术,Cache的基本知识及提高功能的方法,廉价磁盘冗余阵列RAID,I/O系统功能分析,多处理机的存储器体系结构、互连网络、同步机制以及同时多线程技术等。
全书比较全面地介绍了当今计算机体系结构的发展前沿,并配有大量的实例分析。
  本书可作为高等学校计算机及相关专业本科生或研究计算机体系结构课程手教材,也可供从事计算机事业的工程技术人员参考。
2016/1/19 20:50:48 18.85MB 系统结构
1
本书是普通高等教育“十二五”国家级规划教材,第一版被列为“面向21世纪课程教材”,并于2002年获全国普通高等学校优秀教材二等奖。
为了跟踪和反映计算机技术的发展,新版教材在第一版的基础上进行了较大的修改,补充了新内容,进一步提高了可读性和系统性。
  本书除了着重论述体系结构的基本概念、基本原理、基本结构和基本分析方法以外,还强调采用量化的分析方法,使读者能更具体、实际地分析和设计计算机体系结构。
  全书共7章:计算机体系结构的基本概念,计算机指令集结构设计,流水线技术,指令级并行,存储层次,输入/输出系统,多处理机。
主要内容有:主要内容有:计算机体系结构的概念以及并行性概念的发展,DLX,流水线的基本概念和功能分析,流水线的相关问题,向量处理机,指令动态高度,超标题和超长指令字技术,分支处理技术,Cache的基本知识及提高功能的方法,廉价磁盘冗余阵列RAID,I/O系统功能分析,多处理机的存储器体系结构、互连网络、同步机制以及同时多线程技术等。
全书比较全面地介绍了当今计算机体系结构的发展前沿,并配有大量的实例分析。
  本书可作为高等学校计算机及相关专业本科生或研究计算机体系结构课程手教材,也可供从事计算机事业的工程技术人员参考。
2019/6/3 6:16:14 18.85MB 系统结构
1
初学者,学惯用Verilog编写ARM的流水线处理器,代码和相应的实验报告都有
2017/7/4 9:22:40 11.43MB Verilog
1
使用ise开发;
实现了三种类型一共43条指令;
包括了本次的实验报告;
通过定向处理了冲突,对于load和rr型指令采用暂停一周期再定向处理;
2015/7/2 1:34:13 8.69MB 多周期流水线
1
现如今,单元测试、自动化验收测试、持续集成等技术手段已被很多项目团队所采用,它们可以在软件开发活动中很大程度的保证开发软件的正确性,即能否满足了新的需求并且没有破坏已有的需求。
但是如果软件无法顺利的部署到生产环境上,就不能带来任何商业价值。
作为软件开发人员,为了验证软件能否能够部署成功,不应该只有当软件设计、开发、测试等阶段结束后才向生产环境或准生产环境部署,而应该把部署作为整个软件开发活动的一部分,从项目之初,在项目整个持续过程中,实现自动化的构建、部署、测试,即“部署流水线”。
有了“部署流水线”之后,当我们在每次代码提交时,都有可能向测试环境、准生产环境等不同环境部署软件并测试,会有如下情
1
Xilinx官方翻译的《FPGA并行编程》,本书以10个数字信号处理为例,带我们了解HLS如何使C代码并行运行,深入浅出的将HLS实现方法,硬件设计的考虑以及系统优化都一一介绍。
本书可以在小白仓库微信公众号号免费下载,还可以在Xilinx学术合作找到相应的下载链接。
本人还制作了该书的读书笔记,详情请见《FPGA并行编程》读书笔记专栏启动说明:https://blog.csdn.net/qq_35712169/article/details/99738006。
本书将着重介绍高层次综合(HLS)算法的使用并以此完成一些比较具体、细分的FPGA应用。
我们的目的是让读者认识到用HLS创造并优化硬件设计的好处。
当然,FPGA的并行编程肯定是有别于在多核处理器、GPU上实行的并行编程,但是一些最关键的概念是相似的,例如,设计者必须充分理解内存层级和带宽、空间局部性与时间局部性、并行结构和计算与存储之间的取舍与平衡。
本书将更多的作为一个实际应用的向导,为那些对于研发FPGA系统有兴味的读者提供帮助。
对于大学教育来说,这本书将更适用于高阶的本科课程或研究生课程,同时也对应用系统设计师和嵌入式程序员有所帮助。
我们不会对C/C++方面的知识做过多的阐述,而会以提供很多的代码的方式作为示范。
另外,读者需要对基本的计算机架构有所熟悉,例如流水线(pipeline),加速,阿姆达尔定律(Amdahl'sLaw)。
以寄存器传输级(RTL)为基础FPGA设计知识并不是必需的,但会对理解本书有所帮助。
2021/1/2 21:22:39 20.02MB FPGA HLS C++ Xilinx
1
自己阅读XILINX FFT IP核整理的中文文档快速傅里叶变换v9.0IP核指南——Vivado设计套件引见:XilinxFFTIP核是一种计算DFT的有效方式。
特点:•前向变换(FFT)和反向变换(IFFT)在复数空间,并且可以在运行的同时进行选择配置•变换点数范围:N=2^m,m=3~16•数据精度范围:b_x=8~34•相位精度范围:b_w=8~34•算术处理方式:不放缩(全精度)定点放缩定点块浮点•输入数据定点数类型和浮点数类型•舍入或者截尾•数据和相位存储:块RAM和分布式RAM•运行时可配置变换点数•放缩定点时放缩方案在运行时可实时配置•输出数据顺序:自然顺序和比特或字节反转顺序•数字通信系统应用中插入CP选项•四种传输方式:流水线基四突发型基二突发型简化基二突发型•输入输出都由AXI4-Stream协议控制•丰富的状态接口(eventsignals)•可选择实时和非实时模式•优化选项:复数乘法器模式蝶形运算结构•多通道同时进行变换运算:通道数范围1~12
2019/9/10 14:34:52 57KB FFT IP核
1
本科组成原理实验课程作业verilog编写的可执行22条指令的流水线CPU,不触及缓存。
2021/3/27 2:33:05 12.05MB Verilog 流水线 cpu
1
其中包含1.利用logisim实现斐波那契数列、Moore及Mealy型有限形态机等题目的电路,及利用logisim实现单周期CPU。
2.利用verilog实现单周期及多周期流水线CPU。
3.利用Mars编写汇编,包括哈密顿回路、循环递归等题目代码
2022/10/4 10:00:08 10.17MB logisim ISE&verilog; Mars汇编 CPU流水线
1
共 110 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡