一个5级流水线结构的简单CPU的实现。
TinyMIPS的流水线共分为五级,对应五个功能模块,分别为IF(取指令)、ID(译码)、EX(执行)、MEM(访存)、WB(写回)。
而这五个流水级分别对应CPU处理指令时的五个步骤:IF级担任从存储器(内存或缓存)中取出指令;
ID级担任将指令译码,并从寄存器堆取出指令的操作数;
EX级担任根据译码结果执行对应的ALU操作;
MEM级担任处理可能产生访存请求的指令,向存储器(内存或缓存)发送控制信号;
WB级担任将指令的执行结果写回寄存器堆。
2018/8/25 3:30:45 14.51MB 计组
1
XilinxSpartan-3E上实现31条MIPS指令流水线CPU代码用VerilogHDL编写,含UCF文件和原理阐明图,如有错误请联系邮箱zjuwh@sina.cn指正,谢谢。
2021/3/21 3:43:11 139KB 流水线CPU
1
XilinxSpartan-3E上实现31条MIPS指令流水线CPU代码用VerilogHDL编写,含UCF文件和原理阐明图,如有错误请联系邮箱zjuwh@sina.cn指正,谢谢。
2020/11/6 18:08:43 139KB 流水线CPU
1
组成原理实验课的内容用Verilog言语写的流水线CPU,五级流水
2017/5/7 17:01:51 4.33MB Verilog 流水线CPU
1
基于MIPS指令集的32位五级流水线的CPU设计与Verilog实现。
该CPU可以实现28条基本指令。
基于SMIC0.25μm工艺库,使用DesignCompile与NCVerilog对设计分别进行逻辑综合和后仿,根据面积、时序等信息对设计进行了优化。
最初,为该CPU添加了共享总线,以及UART与GPIO接口,实现了一个简单的SoC,并编写了测试代码,在Modelsim上完成了功能仿真和时序仿真。
2015/4/3 17:36:36 63KB SOC代码
1
华科组原课设,在logisim平台实现单周期CPU,5段流水线,理想流水线,插气泡和数据重定向处理各种冲突,包含老师给的各种测试案例和运行结果,以及各种毛病处理。
包括任务书和mips指令集
2021/6/19 16:39:44 1.22MB logisim 单周期CPU
1
本书是普通高等教育“十二五”国家级规划教材,第一版被列为“面向21世纪课程教材”,并于2002年获全国普通高等学校优秀教材二等奖。
为了跟踪和反映计算机技术的发展,新版教材在第一版的基础上进行了较大的修改,补充了新内容,进一步提高了可读性和系统性。
  本书除了着重论述体系结构的基本概念、基本原理、基本结构和基本分析方法以外,还强调采用量化的分析方法,使读者能更具体、实际地分析和设计计算机体系结构。
  全书共7章:计算机体系结构的基本概念,计算机指令集结构设计,流水线技术,指令级并行,存储层次,输入/输出系统,多处理机。
主要内容有:主要内容有:计算机体系结构的概念以及并行性概念的发展,DLX,流水线的基本概念和功能分析,流水线的相关问题,向量处理机,指令动态高度,超标题和超长指令字技术,分支处理技术,Cache的基本知识及提高功能的方法,廉价磁盘冗余阵列RAID,I/O系统功能分析,多处理机的存储器体系结构、互连网络、同步机制以及同时多线程技术等。
全书比较全面地介绍了当今计算机体系结构的发展前沿,并配有大量的实例分析。
  本书可作为高等学校计算机及相关专业本科生或研究计算机体系结构课程手教材,也可供从事计算机事业的工程技术人员参考。
2016/1/19 20:50:48 18.85MB 系统结构
1
本书是普通高等教育“十二五”国家级规划教材,第一版被列为“面向21世纪课程教材”,并于2002年获全国普通高等学校优秀教材二等奖。
为了跟踪和反映计算机技术的发展,新版教材在第一版的基础上进行了较大的修改,补充了新内容,进一步提高了可读性和系统性。
  本书除了着重论述体系结构的基本概念、基本原理、基本结构和基本分析方法以外,还强调采用量化的分析方法,使读者能更具体、实际地分析和设计计算机体系结构。
  全书共7章:计算机体系结构的基本概念,计算机指令集结构设计,流水线技术,指令级并行,存储层次,输入/输出系统,多处理机。
主要内容有:主要内容有:计算机体系结构的概念以及并行性概念的发展,DLX,流水线的基本概念和功能分析,流水线的相关问题,向量处理机,指令动态高度,超标题和超长指令字技术,分支处理技术,Cache的基本知识及提高功能的方法,廉价磁盘冗余阵列RAID,I/O系统功能分析,多处理机的存储器体系结构、互连网络、同步机制以及同时多线程技术等。
全书比较全面地介绍了当今计算机体系结构的发展前沿,并配有大量的实例分析。
  本书可作为高等学校计算机及相关专业本科生或研究计算机体系结构课程手教材,也可供从事计算机事业的工程技术人员参考。
2019/6/3 6:16:14 18.85MB 系统结构
1
初学者,学惯用Verilog编写ARM的流水线处理器,代码和相应的实验报告都有
2017/7/4 9:22:40 11.43MB Verilog
1
使用ise开发;
实现了三种类型一共43条指令;
包括了本次的实验报告;
通过定向处理了冲突,对于load和rr型指令采用暂停一周期再定向处理;
2015/7/2 1:34:13 8.69MB 多周期流水线
1
共 115 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡