该程序实现了简单的画点,直线,圆,圆弧,水平或垂直线,长方形,多边形,表格,标注等,还有对画布的放大缩小等功能。
菜单栏工具栏,功能齐全,是很好的vc开发cad的参考资料。
2.13MB vc cad 画图
1
StimulsoftReports为应用程序添加高性能报表和分析功能!我们支持WinForms,WPF,ASP.NET,ASP.NET,.NETCore,JS和Java平台。
StimulsoftReports2020.1.1ALLLicense
2025/8/4 20:14:34 171.87MB Reports Stimulsoft 报表 Dashboards
1
这是一款界面比较精美的基于WPF技术的开发框架,该框架是作者在开发公司客户端时写的框架,该框架标题为交通建设项目管理信息化系统。
二、功能介绍1.代码按照三层结构+MVC模式设计。
2.界面展现层采用WPF开发。
3.系统界面采用统一样式定义。
4.界面设计业务代码全面分离。
5.系统设置模块管理。
6.为二次开发提供健壮保障。
2025/8/4 19:58:22 16.68MB WPF开发框架
1
编写一个程序,实现餐厅桌号预订系统。
基本功能:1.餐厅提供小,中,大三种餐位,分别对应0~4人,5~8人,9人以上;
2.每种餐位若干,每个餐位都有相应的编号;
3.每种餐位使用收取的费用不同;
4.每位客人根据就餐人数选择不同类型的餐位,系统则根据等待人数给用户生成一个等待号码,显示客人当前排号以及在他之前有多少位客人在等待。
5.不同类型餐位都有自己的一个等待列,为客人生成的号码互不影响;
6.支持查询指定号码所在的餐位;
7.实现日志功能(记录每天所有餐位的使用状况,收入);
8.客人可以动态查看当前餐位使用情况(每种餐位当前排到多少号等)
2025/8/4 16:12:34 20KB C++ QT 餐厅叫号
1
本项目为汽车线上交易平台,通过上传个人信息以及汽车信息,通过审核后,个人就可以在平台上进行买卖车辆。
本项目在实践过程中主要使用了MySQL数据库技术、以Django的MTV三层架构为主要设计思路,利用ajax进行前后端分离。
主要功能有:用户注册登录、商品浏览、商品认证与发布、对商品进行收藏购买,上/下架商品,加入购物车,订单查询等。
2025/8/4 15:37:58 11.17MB 完整项目 Django
1
边缘检测是数字图像处理中的一个基础且重要的概念,它用于识别图像中的边界,这些边界通常对应于物体的轮廓。
在硬件实现中,如使用VERILOG这种硬件描述语言(HDL),可以创建高效的边缘检测电路,这对于嵌入式系统、计算机视觉应用以及实时图像处理非常有用。
VERILOG是一种广泛使用的HDL,它允许工程师用类似于编程的语言来描述数字系统的逻辑功能。
通过VERILOG编写的代码可以在FPGA(现场可编程门阵列)或ASIC(应用专用集成电路)上实现,以硬件的形式执行特定的算法,如边缘检测。
边缘检测通常涉及一系计算图像像素的差分或梯度。
其中,最经典的算法之一是Sobel算子,它利用水平和垂直方向的一组滤波器对图像进行卷积,以找出强度变化的区域。
在VERILOG中实现Sobel算子,我们需要定义滤波器系数,并编写逻辑来计算像素邻域内的差分。
以下是可能的VERILOG代码结构:1.**模块定义**:定义一个名为“edge_detector”的模块,输入为原始图像的像素数据,输出为边缘检测后的结果。
可能还需要控制信号,如时钟和使能信号。
```verilogmoduleedge_detector(input[PIXEL_WIDTH-1:0]img_in,//输入图像像素outputreg[PIXEL_WIDTH-1:0]edge_out,//输出边缘像素inputclk,//时钟inputrst//重置信号);```2.**内部变量**:声明用于存储滤波器权重和中间结果的变量。
```verilogreg[PIXEL_WIDTH-1:0]horz_weight,vert_weight;//滤波器权重reg[PIXEL_WIDTH-1:0]horz_diff,vert_diff;//水平和垂直差分```3.**滤波器定义**:定义Sobel算子的水平和垂直滤波器权重。
```verilogparameterSOBEL_X={};//水平滤波器权重parameterSOBEL_Y={};//垂直滤波器权重```4.**计算差分**:在时钟的上升沿,对图像进行卷积并计算差分。
```verilogalways@(posedgeclk)beginif(!rst)beginedge_outTHRESHOLD)edge_out<='1;//达到阈值则认为是边缘,否则设为0end```6.**结束模块定义**:关闭模块。
```verilogendmodule```这个模块可以被综合到FPGA硬件中,实现高速、低延迟的边缘检测。
在实际应用中,可能还需要考虑图像的滚动缓冲、多级缓存和并行处理以提高效率。
VERILOG实现的边缘检测不仅涉及到图像处理的基本概念,还涵盖了数字逻辑设计、并行处理和实时系统设计等多个领域。
理解和实现这样的系统有助于提升硬件设计者在数字信号处理和嵌入式系统设计方面的技能。
2025/8/4 9:34:58 2.93MB verilog
1
完全免费的全功能几何画板,支持2D、3D数学课件制作与学习
2025/8/4 3:43:17 9.07MB 完全免费 数学课件制作
1
图书馆管理系统是图书馆管理工作中不可缺少的部分,它对于图书馆的管理者和使用者都非常重要,所以图书馆管理系统应该为管理者与读者提供充足的信息和快捷的数据处理手段,但长期以来,人们使用传统的人工方式或性能较低的图书馆管理系统管理图书馆的日常事务,操作流程比较繁琐。
一个成功的图书馆管理系统应提供快速的图书信息检索功能、快捷的图书借阅、归还流程。
从读者与图书馆管理员的角度出发,本着以读者借书、还书快捷、方便的原则,本系统具有以下特点: 确保系统具有良好的系统性能,友好的用户界面。
 较高的处理效率,便于使用和维护。
 采用成熟技术开发,使系统具有较高的技术水平和较长的生命周期。
 系统尽可能简化图书馆管理员的重复工作,提高工作效率。
 简化数据查询、统计难度。
2025/8/3 22:13:34 3.39MB JAVA图书馆管理系统 Java
1
本人是从0开始自学Emit的,中间比较难受的就是好多Opcpde指令不知道是什么意思、不会用,后来经过查资料总算是搞明白点了。
除了在网上查资料之外学习MSIL另一个好方法就是.NetReflector和ildasm.exe配合使用,.NetReflector可以把Emit代码转换为普通C#代码,ildasm.exe可以把普通C#代码转换为MSIL,不会写某一功能的Emit代码就先把它的C#代码写出来,用ildasm.exe转换成MSIL,然后根据生成的MSIL逻辑去写Emit代码,这个很好用。
2025/8/3 20:21:12 25KB Emit Opcodes
1
鉴于大家的需要,上传MTP文件拷贝传输代码ForC#,代码仅提供参考,希望对大家有所帮助;MTP设备文件并无盘符,是在MTP设备ID下,以树形结构存在的,操作时,我们其实操作的是文件的镜像,文件操作全部使用的是文件ID.MTP文件修改不存在修改功能,全部是本地修改然后覆盖MTP设备上的文件;
2025/8/3 20:44:22 21KB MTP Copy File Ffor
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡