Xilinx_constraints.pdfXilinx公司对高速PCB信号的优化设计.pdf大型设计中FPGA的多时钟设计策略.pdf关于maoci的讨论和可靠性有关的几个概念.doc华为静态时序分析与逻辑设计.pdf经典时序.pdf静态时序分析(StaticTimingAnalysis)基础与应用.pdf时序分析之1静态分析基础.pdf时序分析之2Timequest教程.pdf时序分析之3优化策略.pdf同步电路设计中CLOCKSKEW的分析.doc系统时序基础理论.pdf
2020/2/2 15:38:16 10.13MB 时序设计
1
包含源码和可运行的程序,debug模式与release模式下运行,结果有点不同,我没有研究了,有兴味的同学可以继续研究。
2016/6/19 3:22:07 5.71MB c++ MFC 改变时区 模拟时钟
1
这是一个用MFC完成的时钟程序,具有闹钟,更换背景图片,更换指针颜色,计时器,重置工夫等功能,适用于当做课程设计
2016/1/26 4:28:45 53.93MB VC++ MFC
1
VC6.0环境下写的MFC程序。
实现的功能是模仿表盘时钟,可以控制时钟开始结束等等,还有一个对话框可以显示年、月、日、时、分、秒。
对于VC学习来说是不错的学习程序。
2017/10/2 22:18:58 1.85MB VC MFC
1
在51单片机上面连接1602显示屏,并完成的可调时钟的源程序和仿真。
2015/11/10 7:43:09 1.08MB 51单片机 1602显示
1
应用labview中的一些空间可以创建出数码管,并将当前的时钟显示出来
2017/5/19 21:18:33 59KB labview 当前时间 数码管
1
verilog电子时钟代码
2021/2/5 4:15:40 759KB verilog
1
使用STM32F4系列单片机(本次使用的是STM32F429,此程序F4全系列使用,只需留意修改好主频就行了)加陶晶驰3.5寸T0系列串口屏,由触摸屏上的按键开启测量,然后显示信号峰峰值,频率,画出波形,判断波形。
对频率变化的信号测量频率后确定时钟触发频率,即确定了采样率,用ADC双通道测量两路信号,用DMA传输至一个数组内存中,然后显示波形、计算Vpp、并对数据进行FFT,分析频谱确定波形名称(可判断正弦波,三角波,方波,脉冲波(有误差),锯齿波,等幅DTMF)
2022/10/20 12:49:20 20.46MB STM32F4
1
程序包括5个模块--1、时钟产生电路。
2、键盘扫描电路。
3、弹跳消弭电路。
4、清零电路。
5、键盘译码电路。
2019/9/22 18:51:19 5KB EDA
1
AD7705的C51程序/***********************************************************程序名称:16bitA/DAD7705驱动程序作者:shengtuo作者评价:测试过。
工业低速测量广泛使用收集整理:amo************************************************************/sbitAdClk=P1^3;/*AD7705时钟脉冲*/sbitAdDout=P1^4;/*AD7705数据输出的反相脉冲*/sbitAdDin=P1^5;/*AD7705数据输入脉冲*/#defineCH11/*AD7705输入通道IN1*/#defineCH22/*AD7705输入通道IN2*/#defineBIPOLAR0/*AD7705双极性输入*/#defineUNIPOLAR1/*AD7705单极性输入*/#defineAD_CLK_WIDTH1/*AD7705串口时钟脉冲宽度*//*AD7705软件延时*/
2017/11/12 3:19:26 50KB AD7705
1
共 852 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡