上升一层2s的电梯,可以修改下面计数器的个数改变时间,再通过waveform看波形不是VHDL等编程语言写的(用元件拼的)
2024/3/25 17:12:27 4.12MB 1
1
vhdl语言编写的电子琴和音乐盒二合一功能的音乐发生器,在Quartus5.0下编译下载成功,用的板是啥给忘记了,不过绝对好用,便宜量又足。
祝好运。
2024/3/22 3:31:30 382KB 电子琴 音乐盒 Quartus vhdl
1
参考《16位5级流水无cache实验CPU课程设计实验要求》文档及其VHDL代码,在理解其思想和方法的基础上,将其改造成8位的5级流水无cache的实验CPU,包括对指令系统、数据通路、各流水段模块、内存模块等方面的改造。
利用VHDL语言编程实现,并在TEC-CA平台上进行仿真测试。
为方便起见,后续16位5级流水无cache实验CPU简记为ExpCPU-16,而8位的则记为ExpCPU-8。
对于内存模块的改造,参考《计算机组成原理》课程综合实验的方法,独立设计一块8位的RAM。
(1)利用TEC-CA平台上的16位RAM来存放8位的指令和数据;
(2)实现一条JRS指令,以便在符号标志位S=1时跳转。
需要改写ID段的控制信息,并改写IF段;
(3)实现一条CMPJDR,SR,offset指令,当比较的两个数相等时,跳转到目标地址PC+1+offset;
(4)可以探索从外部输入指令,而不是初始化时将指令“写死”在RAM中;
(5)此5段流水模块之间,并没有明显地加上流水寄存器,可以考虑在不同模块间加上流水寄存器;
(6)探索5段流水带cache的CPU的设计。
2024/3/14 23:02:54 2.29MB 华南农业大学 计组实验
1
VHDL的uartm,基于quartusII9.0版本,RS232基于芯片
2024/3/14 7:45:18 8KB uart VHDL
1
清华大学电子系微机原理课程设计题目。
4人合作完成。
包含CPU的VHDL、Verilog源代码、仿真文件、波形结果、系统框图、实验报告、以及一个简易汇编器的源代码和可执行文件。
Quartus仿真实现了32位RISC微处理器,支持数据处理(包括乘除法),数据传送,子程序调用,中断及跳转。
时序仿真主频可达70MHz。
采用Tomasulo算法处理指令流水中的数据相关,并提出了一种对Tomasulo就够的改进。
设计了Cache结构提高访存效率。
2024/3/13 17:01:33 3.42MB Cache
1
USB接口控制器参考设计VHDL代码(Xilinx).7z
2024/3/9 16:13:12 40KB fpga
1
fpga很有价值的27实例FPGA设计大礼包VHDL100例[1]vhdl编程与仿真
2024/3/1 10:41:21 13.61MB FPGA 代码
1
该数字时钟实现了调时、年、月、日、时、分、秒、星期的显示功能,无需接译码器,可直接接七段共阴极数码管。
附有全图动态扫描程序代码
2024/2/26 17:25:29 203KB 单片机 数字 万年历 VHDL
1
北邮数字逻辑小学期实验交通灯VHDL编写
2024/2/26 5:30:29 3KB VHDL 交通灯 北邮
1
非常不错的毕业设计···看了你绝对不会后悔。
2024/2/24 8:48:21 1.07MB VHDL,LED,16*16,毕业设计
1
共 369 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡