74160数字钟实验讲述.docx
2015/8/23 20:47:52 513KB 大学数电 实验报告
1
该程序是基于FPGA中的NIOSII开发的一个数字电子钟的程序,代码很好,测试经过,欢迎大家下载。
2016/7/2 13:45:39 377KB FPGA niosII
1
该程序是基于FPGA中的NIOSII开发的一个数字电子钟的程序,代码很好,测试经过,欢迎大家下载。
2016/7/2 13:45:39 377KB FPGA niosII
1
大学数电实验报告,使用quartusii软件编写verilog代码实现数字钟,有计时,校准,复位,闹钟,报误点数,时制切换功能
2017/3/23 23:01:57 396KB verilog 数字钟 代码 报告
1
能计秒分时且为24小时制能进行数字显示分和时可以校准
2021/2/18 1:37:06 193KB DSN
1
数字钟要求显示时间、日期、闹钟设定时间。
利用切换按键进行年月日、时间、闹钟定时操作,三种形态均可用增减两个按键进行调整,对于选中的数码管调整位,通过闪烁表示已经选中,例如:首先切换至日期,选中表示“年”的数码管,那么选中的位进行0.5秒的闪烁表示选中,其次可通过增减按键进行数字的增减。
另外在按键消抖后,每次按键按下,蜂鸣器响表示已经按下;
设定的闹钟到时候,按下任何按键均停止蜂鸣器,若没有按键按下,蜂鸣器长响至1min时长后,自动停止
2015/5/13 15:49:43 5.05MB verilo 万年历 数字时钟 闹钟
1
资源包含数字时钟源程序代码,经过编译后可直接烧录到板子中运转,还包括Multisim仿真实验的工程资源
2018/5/1 7:46:46 78KB 数字时钟 C语言源程序 Multisim
1
1.进行正常的时、分计时功能,二十四小时制计时2.由数码管显示24h、60min3.设置工夫4.整点报时5.闹钟功能
2022/10/11 14:35:01 4.7MB VHDL 闹钟开关 整点报时
1
这是一个基于FPGA,用VerilogHDL言语实现的多功能数字钟,课程设计的项目。
2022/10/10 14:24:12 1.07MB 多功能数字钟
1
以下几个功能:(1)能进行正常的时、分、秒计时功能;
(2)分别由六个数码管显示时、分、秒的计时;
(3)零碎有时钟保持功能;
(4)零碎有时钟清零功能;
(5)零碎能够进行快速较分校时;
(6)时钟具有整点报时功能(时钟从59′53″开始报时,在59′53″、59′55″和59′57″、时报时频率为500Hz,59′59″时报时频率为1KHz)。
2015/5/9 3:42:52 260KB 数字钟
1
共 80 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡