本报告用中规模集成电路实现了一个数字钟的计数、译码及显示电路,时计数器采用二十四进制,有校时安装。
2017/3/25 13:35:58 688KB 数字钟 CT74LS161
1
基于Proteus强大的仿真功能和丰富的元件仿真模型,提出了新的用于电子技术的仿真方法.运用常用的芯片555定时器和74LS90计数器设计了电路原理图,对电路的每个单元进行了仿真实验,可以直观地观测出电路的仿真效果.这种基于Proteus软件的仿真方法在电子技术的教学演示及实际设计等方面具有很大的辅助作用.
2020/10/11 5:08:01 958KB 数字钟
1
verilog编程实现的数字钟,里面有详尽的注释,整个工程直接打包,里面有波形图仿真,程序代码.v文件,可以直接下载到FPGA上运行显示,是电子线路测试实验的验收程序,扩展功能任意闹钟(手动设置时间)12小时/24小时切换自动报整点时数(几点响/亮几下)。
基本功能以数字方式显示时、分;
秒的用LED小时;
能手动校时、校分
2022/9/5 22:18:12 6.59MB 数字钟
1
该程序实现了基本的数字钟的显示功能。
并且也实现了基本的清零功能。
其他的调时,报时功能只需在程序中添加简单代码即可实现。
2022/9/4 19:44:33 1.67MB 基于verilog的
1
单片机+数码管组成的数字钟电路+源代码+Proteus仿真电路
1
电子时钟整点播报multisim
2020/10/13 17:42:01 322KB 仿真multisim 例程 数电课设
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡