这是一个sinc加窗滤波器,截止频率为0.25,实现对输入的信号进行低通滤波的效果
2023/9/16 19:52:53 833B matlab
1
快速傅里叶变换是应用最广泛的一种谐波检测方法,但直接利用快速傅里叶变换进行谐波检测存在较大的误差,影响谐波分析结果的准确性。
通过加汉宁窗及插值修正算法可以改善计算谐波频率、相位和幅值的准确度。
简述了电力系统谐波检测非同步采样加汉宁窗插值算法的原理,并采用巴特沃斯低通滤波器滤除高频噪声。
MATLAB仿真结果表明,加汉宁窗插值算法具有检测精度好,实现简单的优点。
2023/9/16 7:19:57 3KB 谐波检测 加汉宁窗插值
1
基于matlab的高斯低通滤波器算法源代码
2023/9/7 19:17:09 2KB 高斯低通 滤波器 glpf
1
用c实现巴特沃斯低通滤波器,代码通俗易懂,易于上手。
2023/9/4 23:54:29 98KB c 巴特沃斯 低通滤波器
1
采用ne555成方波,74ls74四分频,lm358积分,后采用无源低通滤波再放大,和仿真不同,同时仿真取值方面和实际取值值有些出入
2023/9/4 1:03:04 1.33MB Multisi
1
基于FPGA的FM调制与解调,资源为FM工程文件和说明文件,软件QuartusII11.0,语言verilogHDL,调制信号为正弦波,载波信号为正弦波,FM调制直接调频(DDS技术),FM解调非相干解调(微分,取绝对值,低通滤波器)。
一个完整的FM调制/解调系统主要分为模数(AD)转换器、FM调制器/解调器和数模(DA)转换器这三部分。
在本次设计中,信源用正弦波代替,载波同样也是正弦波,在FPGA内部通过DDS产生正弦信号来模拟AD采样数据。
在做FM解调器的实现时,调制器的输出直接在FPGA内部连接解调器的输入,不经过DAC输出与ADC输入,解调器直接输入调制后的离散的波形数据。
如图1所示,直接用数字已调信号代替量化后的模拟已调信号,虚线方框内的部分省略掉了。
2023/9/1 14:48:49 8.01MB FPGA调制解调 FM调制解调 Quartus II
1
利用ADS仿真软件,设计一个最平坦的低通滤波器,其截止频率为2GHz,源阻抗为50欧,在3GHz频率处至少具有15dB的衰减,计算和画出频率为0到4GHz范围内的频率响应,分别采用了集总参数和分布参数实现。
资源内容包括两种实现的工程包及相应分析报告
2023/8/15 21:31:48 354KB ADS 软件 射频微带线 低通滤波器
1
2017年全国大学生电子设计竞赛(H题)远程幅频特性测试装置省赛特等奖程序,要求设计并制作一远程幅频特性测试装置,本方案由STM32F103ZET6单片机为控制核心,主要由5个模块组成:信号源电路、放大器电路、乘法器电路、滤波电路、WIFI模块等组成。
其中,信号源电路由DDS芯片AD9850结合比较器电路、低通滤波器、程控电路等外围电路组成。
信号源时钟频率为125MHz,输出频率0-40MHz,频率可调。
放大器电路主要由两块AD8367芯片及其外围电路级联而成,其控制端电压由高精度数/模转换器产生,实现程控增益可调。
1
利用matlabGUI开发的进行图像简单处理,如低通滤波、高通滤波等,适于初学者
2023/8/13 8:30:13 441KB GUI 图像处理
1
2013年电子设计竞赛山东赛区13年综合评测multisim14.0仿真.555产生脉冲波,积分电路产生锯齿波,二阶有源低通滤波器产生正弦波,带通滤波器产生三次谐波。
说明:最后的三次谐波峰峰值偏小。
1
共 125 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡